第1章 数制和码制第1章 数制和码制单元测试1、一位十六进制数可以用( )位二进制数来表示。
a、1
b、2
c、4
d、16
2、以下表述错误的是( )。
a、模拟电路用于传输、处理、加工模拟信号,以实现逻辑运算。
b、数字电路用于传输、处理、加工数字信号,以实现逻辑命题。
c、数字电路的输入信号代表一个逻辑命题的条件,输出信号代表该逻辑命题的结论。
d、逻辑变量的取值只有“真”和“假”两种可能。
3、可以通过( )方法,将一个非十进制数转换为十进制数。
a、按权对位展开相加
b、整数连除,取余逆序
c、小数连除,取整顺序
d、分组对位转化,顺序不变
4、n 位二进制数对应的最大十进制数为 ( )。
a、
b、
c、
d、
5、(1010 1000. 0010 01)5421bcd==
a、75.24 111 0101.0010 01
b、98.24 1100 1011.0010 01
c、75.24 1100 1011.0010 01
d、98.24 111 0101.0010 01
6、在一个8位的存储单元中,能够存储的最大无符号整数是( )。
a、
b、
c、
d、
7、以下代码中,属于无权值码的为( )。
a、8421bcd码
b、5421bcd码
c、余三码
d、格雷码
8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )
9、8421bcd码是一种有权值码,也是明码,编码方案是固定的。( )
10、写出十进制数5对应的8421奇校验码,其校验位应为1。( )
第一章作业1——新手题(共2题)1、【题1.1】将下列进制数转换为十进制数。 (1)(110.101)2 (2)(2ca9)16
2、【题1.2】将十进制数(493.16)10转换为二进制数、八进制数、十六进制数,要求二进制数保留小数点后8位有效数字。
第一章作业2——进阶题(共2题)1、【题1.4】试完成下述各种bcd码间的码制转换。 (1)已知5421码:(110010101000.001001001011)5421 ,求对应的8421码。 (2)已知2421码:(111001010111.010011000011)2421 ,求对应的余3码。
2、【题1.5】试完成下述八进制数和十六进制数之间的转换。 (1)已知八进制数(742.061)8 ,求对应的十六进制数。 (2)已知十六进制数(9ba.e43)16 ,求对应的八进制数。
第2章 基本逻辑运算与常用复合逻辑第2章 基本逻辑运算与常用复合逻辑单元测试1、以下逻辑表达式中,当输入a=b=1时,输出f=1的( )。
a、
b、
c、
d、
2、下列逻辑式中,正确的是( )。
a、1·a = 1
b、1·a =a
c、1·a = 0
d、1·a = 1 a
3、以下表达式中符合逻辑运算法则的是( )。
a、c·c=
b、1 1=10
c、0<1
d、a 1=1
4、以下表述中,错误的是( )。
a、若两个函数具有相同的真值表,则两个逻辑函数必然相等。
b、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
c、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
d、若两个函数具有相同的逻辑函数式,则两个逻辑函数必然相等。
5、在以下输入情况( )时,“与非”运算的结果是逻辑0。
a、全部输入是0
b、任一输入是0
c、仅一输入是0
d、全部输入是1
6、以下逻辑门符号中,实现“两输入或非”功能的是( )。
a、
b、
c、
d、
7、在决定一事件结果的所有条件中,只要有一个条件成立,结果就发生,这种条件和结果的逻辑关系是( )。
a、与
b、或
c、非
d、异或
8、以下表述中,正确的是( )。
a、2输入异或函数和2输入同或函数在逻辑上互为反函数。
b、异或函数和同或函数在逻辑上互为反函数。
c、输入变量个数为奇数时,异或函数和同或函数互为反函数。
d、输入变量个数为偶数时,异或函数和同或函数的逻辑功能相同。
9、逻辑函数 f= a⊕(a⊕b) ,它的最简式为( )。
a、a
b、b
c、
d、ab
10、同或的逻辑表达式为:( )
a、
b、
c、
d、
第2章作业1——新手题(共1题)1、
第2章作业2——进阶题(共1题)1、
第3章 逻辑代数基础第3章 逻辑代数基础单元测试1、用于化简逻辑相邻项的化简公式是( )。
a、吸收定律1
b、吸收定律2
c、吸收定律3
d、多余项定律
2、a bc =( )
a、a b
b、a c
c、(a b)(a c)
d、b c
3、逻辑函数
a、a b
b、a b c
c、0
d、1
4、
a、ad
b、abd
c、
d、
5、逻辑式可变换为( )。
a、
b、
c、
d、
6、吸收定律2和吸收定律3的应用出发点都是在待化简表达式中找到某个单因子项。( )
7、以下逻辑表达式的推导过程是成立的。( ) •
8、“异或”和“同或”是同级运算,且运算优先级高于“与逻辑 ”。( )
9、因为逻辑表达式a b ab=a b成立,所以ab=0成立。( )
10、逻辑函数两次求反则还原为原函数,逻辑函数的对偶式再作对偶变换也还原为它本身。( )
第3章作业1——新手题(共3题)1、
2、
3、
第3章作业2——进阶题(共1题)1、
第4章 逻辑门电路第4章 逻辑门电路单元测试1、普通ttl非门电路中,输入级二极管的作用在于( )。
a、使电源电压更稳定
b、防止输入电压过高
c、防止输入电压过低
d、构成输入级回路
2、已知二极管门电路如图所示,输入高电平为3v,输入低电平为0.3v,该电路的逻辑表达式是()。
a、
b、
c、
d、
3、以下表述中,错误的是( )。
a、ttl逻辑门输入高电平和输出高电平的典型值都是3.6v。
b、ttl逻辑门输出低电平时,称逻辑门处于开门状态,又称导通状态。
c、ttl非门的关门电平uoff指此时允许输入的低电平的最大值。
d、ttl非门的开门电平uon指此时允许输入的低电平的最大值。
4、如图所示电路的输出信号是( )
a、高电平
b、低电平
c、高阻状态
d、不确定
5、下列哪个逻辑门符号表示了一个“控制端高有效的两输入与非三态门”。( )
a、
b、
c、
d、
6、下图电路均为ttl门电路,能够实现的电路是( )。
a、
b、
c、
d、
7、逻辑变量只有0、1两种取值;在正逻辑规定中分别用( )对应表示。
a、高电平、低电平
b、低电平、高电平
c、uh、ul
d、ul、uh
8、为了正确完成逻辑功能,ttl集成逻辑门内部使用的晶体管可以工作在( )。
a、截止区
b、导通放大区
c、饱和导通区
d、反向击穿区
9、以下电路中可以实现“线与”功能的有( )。
a、与非门
b、三态输出门
c、集电极开路门
d、漏极开路门
10、与ttl数字集成电路相比,cmos数字集成电路的优点是( )。
a、微功耗
b、高速度
c、高抗干扰能力
d、电源范围宽
11、ttl逻辑门工作时,如果某个输入端悬空,其工作情况等效于该端接入逻辑低电平。( )
12、逻辑门电路多余输入端的处理原则是在保证逻辑功能正确的前提下,给多余输入端接入确定电平。( )
第4章作业1——新手题(共3题)1、
2、
3、
第4章作业2——进阶题(共2题)1、
2、
第5章 逻辑函数的表示及化简第5章 逻辑函数的表示及化简单元测试(1)1、逻辑函数化简后为( )。
a、
b、
c、
d、
2、逻辑函数化简后为( )。
a、
b、
c、
d、
3、逻辑函数 的最简式为( )。
a、
b、
c、
d、
4、逻辑函数的最简与或表达式为( )。
a、
b、
c、
d、
5、逻辑函数化简后为( )。
a、
b、
c、
d、
6、逻辑函数化简公式包括( )。
a、吸收定律1
b、吸收定律2
c、吸收定律3
d、多余项定律
7、一个逻辑函数的最简表达式是唯一的。( )
第5章 逻辑函数的表示及化简单元测试(2)1、一个卡诺图上的卡诺圈如图所示,其化简结果为( )。
a、
b、
c、
d、
2、下列函数中,是最小项表达式形式的是( )。
a、
b、
c、
d、
3、用逻辑函数卡诺图法化简中,四个相邻项可以合并为一项,它能( )
a、消去1个表现形式不同的变量,保留相同变量
b、消去2个表现形式不同的变量,保留相同变量
c、消去3个表现形式不同的变量,保留相同变量
d、消去4个表现形式不同的变量,保留相同变量
4、以下卡诺图上卡诺圈化简结果错误的是( )。
a、
b、
c、
d、
5、已知一个逻辑函数的卡诺图如图所示,其逻辑表达式为( )。
a、
b、
c、
d、
6、逻辑函数的最简与或式为( )。
a、
b、
c、
d、
7、一个逻辑函数的任意两个最小项之积必为1。( )
8、卡诺图上几何相邻的两个最小项一定互为逻辑相邻项。( )
第5章作业1——新手题(共2题)1、
2、
第5章作业2——进阶题(共2题)1、
2、
第6章 组合逻辑电路第6章 组合逻辑电路单元测试(1)1、组合逻辑电路的分析过程中,最终得到( ),并由此总结得到具体的逻辑功能表述。
a、逻辑表达式
b、真值表
c、逻辑电路图
d、卡诺图
2、分析下图所示组合逻辑电路,其输出逻辑表达式正确的是( )。
a、
b、
c、
d、
3、已知如下逻辑函数的真值表,其输出的标准与或式为( )。
a、
b、
c、
d、
4、图示全加器符号,当a = 0,b = 1,ci = 1时,s和co分别为( )。
a、co=0,s=0
b、co=1,s=0
c、co=0,s=1
d、co=1,s=1
5、以下表述中,错误的是( )。
a、不论是半加器还是全加器,输出信号都包括本位相加后给高位的进位。
b、n位二进制数加法过程中,除了最低位加法以外的其它各位相加都是全加。
c、半加过程可以看作是进位输入为0的全加。
d、多位全加器工作时,低位加法单元的输入进位信号就是高位加法单元的输出进位信号。
6、以下表述中,错误的是( )。
a、1位二进制数比较器,指能判别两个1位二进制数的大小关系的电路。
b、4位二进制数比较器,指能判别四个1位二进制数的大小关系的电路。
c、数值比较器的输出结果可以采用高有效方式,也可以采用低有效方式表示。
d、比较两个n位数的大小时,应该从高向低逐位比较,某位出现大小区别时,更低位就不用再比较。
第6章 组合逻辑电路单元测试(2)1、4位二进制译码器有( )个输出信号端。4位二进制译码器有( )个输出信号端。
a、4
b、8
c、16
d、32
2、要扩展得到5-32线译码器,需要( )片3-8线译码器。
a、1
b、2
c、3
d、4
3、如果一个二进制编码器有4位输出代码,则该编码器最多可以对( )路输入信号编码。
a、4
b、8
c、16
d、32
4、101键盘的编码器输出( )位二进制代码。
a、2
b、6
c、7
d、8
5、应用二进制译码器实现一个4输入、3输出的组合逻辑电路,至少要使用( )片3-8线译码器74ls138。
a、1
b、2
c、3
d、4
6、优先编码器的编码信号相互排斥,不允许多个编码信号同时有效。( )
7、可以采用多种半导体材料制作得到不同光色的发光二极管。当对发光二极管外加反向电压时,会发出清晰的可见光。( )
第6章 组合逻辑电路单元测试(3)1、一个8选一数据选择器的数据输入端有( )个。
a、1
b、2
c、8
d、4
2、一个16选一数据选择器的地址输入端有( )个。
a、1
b、2
c、8
d、4
3、要实现一个4输入组合逻辑函数,使用( )数据选择器最合适。
a、4选1
b、8选1
c、16选1
d、32选1
4、用4选1数据选择器实现函数,应使( )。
a、d0=d2=0,d1=d3=1
b、d0=d2=1,d1=d3=0
c、d0=d1=0,d2=d3=1
d、d0=d1=1,d2=d3=0
5、用4选1数据选择器实现函数,应使( )。
a、d0=0,d1=0,d2= a2,d3=a2
b、d0=1,d1=1,,
c、d0=1,d1=0,,d3=a2
d、d0=0,d1=1,d2=1,d3= a2
6、以下表述中,正确的是( )。
a、相比于二进制译码器,数据选择器更适合实现多输出逻辑函数。
b、要实现一个四输入逻辑函数,使用16选1数据选择器最合适。
c、要实现一个三输入逻辑函数,不能使用4选1数据选择器。
d、要实现一个四输入逻辑函数,可以先使用4选1数据选择器扩展为8选1数据选择器,再应用实现。
7、引起组合逻辑电路中竟争与冒险的原因是( )。
a、逻辑关系错误
b、干扰信号
c、电路工作延时
d、电源不稳定
第6章作业1——新手题(共2题)1、
2、
第6章作业2——进阶题(共3题)1、
2、
3、
第7章 触发器第7章 触发器单元测试(1)1、时序逻辑电路由组合逻辑器件和( )共同构成。
a、触发器
b、译码器
c、异或门
d、数据选择器
2、根据电路中触发器的工作时刻是否统一来划分,时序逻辑电路可以分为( )两类。
a、米里型和莫尔型
b、同步时序电路和异步时序电路
c、计数器和寄存器
d、中规模集成器件和大规模集成器件
3、触发器是一种( )稳态电路。
a、无
b、单
c、双
d、多
4、对于与非门构成的基本 rs 触发器,当触发器状态置1时,( )。
a、s=0; r=0
b、s=0; r=1
c、s=1; r=0
d、s=1; r=1
5、rs 触发器的输入激励“r”是指( )。
a、重复
b、复位
c、置1
d、翻转
6、一个输入激励高有效的rs触发器,其特征方程为( )。
a、
b、
c、
d、
7、一个触发器有两种可能的输出状态,要么是1,要么是0。( )
第7章 触发器单元测试(2)1、各种触发器功能类型中,功能最齐全、通用性最强的触发器是( )。
a、rs触发器
b、jk触发器
c、d触发器
d、t触发器
2、一个输入激励高有效的jk触发器,在 j=k=1 时,出现时钟脉冲工作点,则触发器( )。
a、保持状态不变
b、置1
c、置0
d、翻转
3、一个输入激励高有效的jk触发器,其特征方程为( )。
a、
b、
c、
d、
4、逻辑电路如图所示,分析c的波形,当初始状态为“0”时,输出q是“1” 的瞬间为( )。
a、t1
b、t2
c、t3
d、t4
5、逻辑电路如图所示,它具有( )。
a、d触发器功能
b、t触发器功能
c、rs触发器功能
d、保持功能
6、逻辑电路如图所示,它具有( )。
a、d触发器的功能;
b、移位寄存器的功能;
c、t触发器的功能;
d、sr触发器的功能。
7、同步rs触发器的输入激励信号r、s比输入时钟信号clk的信号优先级高。
8、与rs触发器类似,jk触发器同样不允许两个输入激励同时有效。( )
第7章作业1——新手题(共2题)1、
2、
第7章作业2——进阶题(共2题)1、
2、
第8章 时序逻辑电路第8章 时序逻辑电路单元测试(1)1、下列器件不属于时序逻辑电路的是( )。
a、编码器
b、计数器
c、触发器
d、寄存器
2、时序逻辑电路中一定含( )。
a、触发器
b、组合逻辑器件
c、移位寄存器
d、译码器
3、同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序逻辑电路( )。
a、没有触发器
b、没有统一的时钟脉冲控制
c、没有稳定状态
d、输出与内部状态有关
4、一个由3个触发器构成的同步时序逻辑电路工作时,所有可能的状态共有( )个。
a、3
b、6
c、8
d、16
5、一个时序逻辑电路具有自启动能力,必然具有自校正能力;不具有自校正能力,有可能具有自启动能力。( )
6、一个具有自启动能力的六进制计数器可以存在无效状态,但一定不存在无效循环。
第8章 时序逻辑电路单元测试(2)1、m 进制计数器状态转换的特点是:设定初态后,每来( )个计数脉冲,计数器重新回到初态。
a、m-2
b、m-1
c、m
d、m 1
2、按触发器的状态转换与时钟cp信号 的关系分类,计数器可分( )。
a、同步计数器和异步计数器
b、加法计数器和减法计数器
c、二进制计数器和十进制计数器
d、大模数计数器和小模数计数器
3、按状态迁移顺序划分,计数器可以分为加法计数器、减法计数器和( )。
a、二进制计数器
b、十进制计数器
c、同步计数器
d、可逆计数器
4、要实现六进制加法计数器,内部需要使用( )个触发器。
a、1
b、2
c、3
d、4
5、分析如图所示计数器的波形图,可知它是一个( )。
a、五进制计数器
b、六进制计数器
c、七进制计数器
d、八进制计数器
6、要实现一个7进制加法计数器,需要使用( )片10进制加法计数器。
a、1
b、2
c、3
d、4
7、已知一个包含4个触发器的同步加法计数器,其计数模数不可能为( )。
a、10
b、12
c、16
d、20
8、下列时序电路的状态图中,具有自启动功能的是( )
a、
b、
c、
d、
9、应用大模数计数器实现小模数计数器时,清零法和置数法的差异在于设计目标的工作循环的起点选择有差异。
10、使用4位二进制同步加法计数器74ls161实现256进制加法计数器时,只能采用同步方式扩展,不能采用异步方式扩展。
第8章 时序逻辑电路单元测试(3)1、要实现对50位二进制数的存储功能,电路需要( )个触发器构成。
a、25
b、50
c、100
d、500
2、n位触发器构成的扭环形计数器,其无效状态数有( )个。
a、
b、
c、
d、
3、n位触发器构成的环形计数器,其计数模数为( )。
a、
b、2n
c、2n-1
d、n
4、有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在随后4个移位脉冲cp作用下,四位数据的移位过程是( )。
a、1011--0110--1100--1000--0000
b、1011--0101--0010--0001--0000
c、1011--1100--1101--1110--1111
d、1011--1010--1001--1000--0111
第8章作业1——新手题(共2题)1、
2、
第8章作业2——进阶题(共3题)1、
2、
3、
第9章 脉冲波形的产生与整形第9章 脉冲波形的产生与整形单元测试1、描述一个矩形脉冲时,所谓的占空比是指( )。
a、脉冲幅度和脉冲周期的比值
b、脉冲上升时间和下降时间的比值
c、脉冲宽度和脉冲周期的比值
d、脉冲宽度和脉冲幅度的比值
2、以下关于555定时器的表述中,错误的是( )
a、555定时器的3管脚是输出信号端
b、555定时器的4管脚是高有效方式的直接复位端
c、555定时器的6管脚和2管脚是有效方式不同的两个输入激励端
d、555定时器的5管脚是阈值控制端
3、555定时器工作时,阈值控制端5管脚在不使用时应该( )。
a、经的电容接地
b、直接接地
c、悬空
d、直接接正电源
4、多谐振荡器与单稳态触发器的区别之一是( )。
a、前者有2个稳态,后者只有1个稳态
b、前者没有稳态,后者有2个稳态
c、前者没有稳态,后者只有1个稳态
d、两者均只有1个稳态,但后者的稳态需要一定的外界信号维持
5、如图所示的由555定时器构成电路的名称是( )
a、施密特触发器
b、多谐振荡器
c、双稳态触发器
d、单稳态触发器
6、施密特触发器具有波形整形,滤除干扰的作用。
7、多谐振荡器是一种自激振荡电路,没有输入激励信号。
第9章作业1——新手题(共2题)1、
2、
第9章作业2——进阶题(共1题)1、
第10章 半导体存储器第10章 半导体存储器单元测试1、一个4k4的rom需要地址线数为( )。
a、8
b、10
c、11
d、12
2、如图所示一个4×4位rom的电路结构,当输入地址a=0,b=1时,rom存储的信息为( )。
a、(0 1 0 1)
b、(0 1 0 0)
c、(1 1 0 0)
d、(1 0 1 1)
3、一个rom共有10根地址线,8根位线(数据输出线),则其存储容量为( )。
a、10×8
b、
c、10×82
d、
4、半导体存储器的存储阵列由若干位存储单元组成,每个存储单元可存放一位二进制信息。( )
5、用2片容量为16k×8的rom构成容量为32k×8的rom是位扩展。( )
6、所有的半导体存储器在运行时都具有读和写的功能。( )
7、rom和ram中存入的信息在电源断电后都不会丢失。( )
第10章作业1——新手题(共1题)1、
第10章作业2——进阶题(共2题)1、
2、
第11章 模数与数模转换电路第11章 模数与数模转换电路单元测试1、数字系统和模拟系统之间的接口电路常采用( )。
a、计数器
b、多谐振荡器
c、数/模和模/数转换器
d、触发器
2、为了测得某水塔水位,采用传感器和a/d芯片将水位高低转换为数字量,已知水塔水位最大值1m,要求能够精确测量的1mm,不考虑传感器精度等其他因素的影响,所选择的a/d芯片至少应该为( )位。
a、8
b、10
c、12
d、14
3、根据取样定律,在a/d转换器中,要使取样输出信号不失真地代表输入模拟信号,取样频率fs和输入模拟信号的最高频率fimax的关系是( )。
a、
b、
c、
d、
4、4位倒t型电阻网络dac的电阻网络的电阻取值有( )种。
a、1
b、2
c、4
d、8
5、将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为( )。
a、取样
b、量化
c、保持
d、编码
6、用二进制码表示指定离散电平的过程称为( )。
a、取样
b、量化
c、保持
d、编码
7、将幅值、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为( )。
a、取样
b、量化
c、保持
d、编码
8、权电阻网络d/a转换器的电路简单且便于集成工艺制造,因此被广泛使用。( )
第11章作业1——新手题(共1题)1、
第11章作业2——进阶题(共1题)1、
期末考试客观题部分,共60分1、一位十六进制数可以用( )位二进制数来表示。
a、1
b、2
c、4
d、16
2、n 位二进制数对应的最大十进制数为 ( )。
a、
b、
c、
d、
3、将十六进制数转换成十进制数为( )。
a、
b、
c、
d、
4、与二进制数10100111相应的十进制数是( )。
a、87
b、135
c、73
d、167
5、十进制数25用8421bcd码表示为( )。
a、10 101
b、0010 0101
c、110101
d、10110
6、
a、75.24 111 0101.0010 01
b、75.24 111 0101.0010 01
c、75.24 1100 1011.0010 01
d、98.24 111 0101.0010 01
7、
a、11001.01 100101.00100101
b、19.4 11001.01
c、31.2 11001.01
d、31.2 100101.00100101
8、十进数 6 的余 3 码是( )。
a、0110
b、1001
c、1100
d、1010
9、下述表述正确的是( )。
a、有权值码一定是明码,明码不一定是有权值码。
b、只要是有权值码,一定是用“0000”表示十进制数0。
c、格雷码不是有权值码,但是明码,是单位距离码。
d、8421奇效验码和8421偶效验码都不是明码。
10、当逻辑函数有n个变量时,共有( )个变量取值组合?
a、n
b、2n
c、
d、
11、下列逻辑式中,正确的是( )。
a、1·a = 1
b、1·a =a
c、1·a = 0
d、1·a = 1 a
12、以下表述中,错误的是( )
a、若两个函数具有相同的真值表,则两个逻辑函数必然相等。
b、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
c、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
d、若两个函数具有相同的逻辑函数式,则两个逻辑函数必然相等。
13、在以下输入情况( )时,“与非”运算的结果是逻辑0。
a、全部输入是0
b、任一输入是0
c、仅一输入是0
d、全部输入是1
14、逻辑图和输入a,b的波形如图示,则当输出f为“1”的时刻应是( )。
a、t1
b、t2
c、t3
d、t1和t3
15、函数f=ab bc,使f=1的输入abc取值组合为( )。
a、abc=000
b、abc=010
c、abc=101
d、abc=110
16、已知某电路的真值表如下,该电路的逻辑表达式为( )。
a、y=c
b、y=abc
c、y=ab c
d、
17、以下表述中,正确的是( )。
a、2输入异或函数和2输入同或函数在逻辑上互为反函数。
b、异或函数和同或函数在逻辑上互为反函数。
c、输入变量个数为奇数时,异或函数和同或函数互为反函数。
d、输入变量个数为偶数时,异或函数和同或函数的逻辑功能相同。
18、逻辑图和输入a,b的波形如图所示,分析在t1时刻输出f为( )。
a、“1”
b、“0”
c、任意
d、无法确定
19、下列等式成立的是( )
a、
b、
c、
d、
20、逻辑函数f=a⊕(ab),欲使f=1,则ab取值为( )
a、00
b、01
c、10
d、11
21、逻辑函数 f= a⊕(a⊕b) ,它的最简式为( )。
a、a
b、b
c、
d、ab
22、图示电路表达的逻辑关系是( )
a、
b、
c、
d、
23、下列逻辑等式成立的是( )
a、
b、
c、
d、a ab=b
24、逻辑函数的逻辑功能等于( )。
a、0
b、1
c、a
d、b
25、逻辑函数=( )。
a、a b
b、a b c
c、0
d、1
26、
a、ad
b、abd
c、
d、
27、
a、
b、
c、
d、
28、
a、ab
b、
c、
d、
29、摩根定律又称为( )。
a、带入定律
b、反演定律
c、分配定律
d、对偶定律
30、逻辑函数的反函数为( )
a、
b、
c、
d、
31、下列等式正确的是( )
a、a ab b=a b
b、
c、
d、
32、已知函数的对偶式为,则它的原函数为( )。
a、
b、
c、
d、
33、的最简“与非”逻辑式为( )
a、
b、
c、
d、
34、的最简“或与”逻辑式为( )
a、
b、
c、
d、
35、的最简“与或非”逻辑式为( )
a、
b、
c、
d、
36、正逻辑的或非门电路,也等效于负逻辑的( )。
a、或门电路
b、与门电路
c、或非门电路
d、与非门电路
37、已知二极管门电路如图所示,输入高电平为3v,输入低电平为0.3v,该电路的逻辑表达式是( )。
a、y=a b
b、y=ab
c、
d、
38、已知二极管门电路如图所示,输入高电平为3v,输入低电平为0.3v,该电路的逻辑表达式是( )。
a、y=a b
b、y=ab
c、
d、
39、图示ttl门电路中,能完成f=的是图( )
a、
b、
c、
d、
40、若将一个ttl异或门(输入端为a、b)当作反相器使用,则应当( )。
a、a或b有一个接0
b、a或b有一个接1
c、a和b并联使用
d、不能实现
41、以下表述中,错误的是( )。
a、ttl逻辑门输入高电平和输出高电平的典型值都是3.6v。
b、ttl逻辑门输出低电平时,称逻辑门处于开门状态,又称导通状态。
c、ttl非门的关门电平uoff指此时允许输入的低电平的最大值。
d、ttl非门的开门电平uon指此时允许输入的低电平的最大值。
42、oc门称为( )门,多个oc门输出端并联到一起可实现( )功能。
a、漏极开路门,线与
b、三态门,传输
c、集电极开路门,线或
d、集电极开路门,线与
43、如图所示电路可实现的逻辑功能是( )
a、
b、
c、
d、
44、如图所示电路可实现的逻辑功能是( )
a、
b、
c、
d、
45、如图所示电路的输出信号是( )
a、高电平
b、低电平
c、高阻状态
d、不确定
46、下列说法中正确的是( )
a、三态门的输出端可以直接并联,并实现“线与”逻辑功能。
b、ttl门的输出端可以直接并联,并实现“线与”逻辑功能。
c、oc门的输出端可以直接并联,并实现“线与”逻辑功能。
d、传输门的输出端可以直接并联,并实现“线与”逻辑功能。
47、如图所示的ttl电路,其输出函数为( )。
a、
b、
c、
d、
48、如图所示ttl电路,其输出函数为( )。
a、
b、
c、
d、
49、下列说法中错误的是( )
a、cmos逻辑门采用p沟道mos管和n沟道mos管组成互补电路而制成。
b、漏极开路门简称od门,是指cmos逻辑门的输出mos管的漏极是开路的。
c、在mos集成电路的制作中,增强型mos管专门用来制作电阻。
d、od门使用时和oc门类似,其输出端也要通过一个限流电阻后接正电源。
50、下图电路均为ttl门电路,能够实现的电路是( )。
a、y1
b、y2
c、y3
d、y4
51、如图所示电路的输出函数为( )。
a、y=a
b、
c、y=1
d、y=0
52、下图所示电路中,电路图和表达式相符的是( )。
a、
b、
c、
d、
53、逻辑函数的最简与或式为( )。
a、f=a
b、
c、f=a ce
d、
54、逻辑函数化简后为( )。
a、f=a b
b、
c、
d、
55、逻辑函数化简后为( )。
a、
b、
c、
d、
56、逻辑式,化 简 后 为( )。
a、
b、
c、
d、f=a b
57、逻辑函数化简后为( )。
a、
b、
c、
d、f=d bc
58、逻辑函数化简后为( )。
a、
b、
c、
d、
59、逻辑函数化简后为( )。
a、
b、f=c
c、f=ab
d、f=abc
60、逻辑函数 的最简式为( )。
a、
b、f=b
c、f=0
d、f=1
61、逻辑函数的最简与或表达式为( )。
a、
b、
c、
d、
62、已知逻辑函数,其对应的最简与或非式为( )。
a、
b、
c、
d、
63、已知逻辑函数,其对应的最简或非—或非式为( )。
a、
b、
c、
d、
64、n个变量的逻辑函数一共有最小项( )个。
a、2n
b、
c、
d、
65、下列函数中,是最小项表达式形式的是( )。
a、f=a bc
b、f=abc acd
c、
d、
66、逻辑函数y=ab a 的标准与或式为( )。
a、f=ab
b、f=a
c、
d、
67、逻辑函数f(a,b,c)=ab bc ac的最小项标准式为( )
a、f(a,b,c)=∑m(0,2,4)
b、f(a,b,c)=∑m(3,5,6,7)
c、f(a,b,c)=∑m(0,2,3,4)
d、f(a,b,c)=∑m(2,4,6,7)
68、逻辑函数f(a,b,c)=的最小项标准式为( )
a、f=σm(6、7)
b、f=σm(0、1、6、7)
c、f=σm(1、6、7)
d、f=σm(0、2、3、4、6)
69、以下卡诺图上卡诺圈化简结果错误的是( )。
a、
b、
c、
d、
70、逻辑函数f(a,b,c)=ab bc ac的卡诺图为( )。
a、
b、
c、
d、
71、已知一个逻辑函数的卡诺图如图所示,其逻辑表达式为( )。
a、
b、
c、
d、
72、卡诺图法化简逻辑函数,得到最简与或式为( )。
a、
b、
c、
d、
73、卡诺图法化简逻辑函数,得到最简与或式为( )。
a、
b、
c、
d、
74、已知如图所示的卡诺图,其中卡诺圈圈法正确的是( )。
a、
b、
c、
d、
75、已知如图所示的卡诺图,其中卡诺圈圈法正确的是( )。
a、
b、
c、
d、
76、卡诺图法化简逻辑函数,得到最简与或式为( )。
a、
b、
c、
d、
77、卡诺图法化简逻辑函数,得到最简与或式为( )。
a、
b、
c、
d、
78、已知逻辑函数的卡诺图如图所示,能实现该函数功能的电路是( )。
a、
b、
c、
d、
79、已知逻辑函数的卡诺图如图所示,能实现该函数功能的电路是( )。
a、
b、
c、
d、
80、逻辑函数的最简与或式为( )。
a、
b、
c、
d、
81、逻辑函数的最简式为( )。
a、
b、
c、
d、
82、逻辑函数的最简与或式为( )。
a、
b、
c、
d、
83、已知逻辑变量a、b、f的波形图如图所示,f与a、b的逻辑关系是( )。
a、f=ab
b、f=a b
c、
d、
84、已知逻辑变量a、b、c、f的波形图如图所示,f与a、b、c的逻辑关系是( )。
a、
b、f=a b c
c、f=abc
d、
85、分析下图所示组合逻辑电路,其输出逻辑表达式正确的是( )。
a、y=a b
b、y=ab
c、
d、
86、分析下图所示组合逻辑电路,其输出逻辑表达式正确的是( )。
a、y=a b
b、y=ab
c、
d、
87、如图所示电路和输出a,b的波形,输出f为“0”的时刻应是( )。
a、t1
b、t2
c、t3
d、t4
88、已知如下逻辑函数的真值表,其输出的标准与或式为( )。
a、
b、
c、
d、
89、的最简与非式为( )
a、
b、
c、
d、
90、图示全加器符号,当a = 0,b = 1,ci = 1时,s和co分别为( )。
a、co=0,s=0
b、co=1,s=0
c、co=0,s=1
d、co=1,s=1
91、以下表述中,错误的是( )。
a、不论是半加器还是全加器,输出信号都包括本位相加后给高位的进位。
b、n位二进制数加法过程中,除了最低位加法以外的其它各位相加都是全加。
c、半加过程可以看作是进位输入为0的全加。
d、多位全加器工作时,低位加法单元的输入进位信号就是高位加法单元的输出进位信号。
92、以下表述中,正确的是( )。
a、实现n位二进制数加法器时,需要使用n个1位二进制数半加器。
b、相较于超前进位加法器,串行进位加法器的电路组成简单,因此工作速度更快。
c、相较于串行进位加法器,超前进位加法器工作速度更快,但是电路组成更复杂。
d、n位二进制数加法器包括n位二进制数半加器和n位二进制数全加器两类。
93、要实现18位二进制数全加器,需要使用( )片4位二进制数全加器74ls283。
a、2
b、3
c、4
d、5
94、以下表述中,错误的是( )。
a、1位二进制数比较器,指能判别两个1位二进制数的大小关系的电路。
b、4位二进制数比较器,指能判别四个1位二进制数的大小关系的电路。
c、数值比较器的输出结果可以采用高有效方式,也可以采用低有效方式表示。
d、比较两个n位数的大小时,应该从高向低逐位比较,某位出现大小区别时,更低位就不用再比较。
95、如果一个二进制编码器有4位输出代码,则该编码器最多可以对( )路输入信号编码。
a、4
b、8
c、16
d、32
96、若一个编码器有50个编码对象,则其输出二进制代码位数至少( )位。
a、5
b、6
c、10
d、50
97、二进制编码表如下所示, 指出它的逻辑式为( )。
a、
b、
c、
d、
98、101键盘的编码器输出( )位二进制代码。
a、2
b、6
c、7
d、8
99、要实现16-4线优先编码器,需要使用( )片8-3线优先编码器74ls148。
a、2
b、3
c、4
d、5
100、已知2位二进制译码器的功能表,用“与”门实现译码的电路为( )。
a、
b、
c、
d、无
101、2位二进制译码器的逻辑式为、、、,对应的逻辑电路为( )。
a、
b、
c、
d、无
102、如果一个二进制译码器的输出有8路信号,则该译码器具有( )位输入代码。
a、3
b、4
c、8
d、16
103、若一个译码器输入为5位二进制代码,则其输出信号数量为( )。
a、5
b、25
c、32
d、50
104、要实现5-32线译码器,需要使用( )片3-8线译码器74ls138。
a、2
b、3
c、4
d、5
105、使用3-8线译码器74ls138和必要的门电路实现逻辑函数,应该( )。
a、用或门,
b、用或门,
c、用与非门,
d、用与非门,
106、一个8选一数据选择器的数据输入端有( )个。
a、1
b、2
c、8
d、4
107、一个16选一数据选择器的地址输入端有( )个。
a、1
b、2
c、8
d、4
108、4选一数据选择器,四路输入数据分别为d0,d1,d2,d3,当地址a1a0=01时,输出y=( )。
a、
b、
c、
d、
109、用4选1数据选择器实现函数,应使( )。
a、d0=d2=0,d1=d3=1
b、d0=d2=1,d1=d3=0
c、d0=d1=0,d2=d3=1
d、d0=d1=1,d2=d3=0
110、用8选1数据选择器实现函数,应使( )。
a、d0=d3=d4=d5= d6=1 ,d1=d2=d7=0
b、d0=d1=d2=d4= d6=1 ,d3=d5=d7=0
c、d0=d3=d4=d5= d6=0 ,d1=d2=d7=1
d、d0=d1=d2=d4= d6=0 ,d3=d5=d7=1
111、用4选1数据选择器实现函数,应使( )。
a、d0=0,d1=0,d2= a2,d3=a2
b、d0=1,d1=1,d2=,d3=
c、d0=1,d1=0,d2=,d3=a2
d、d0=0,d1=1,d2=1,d3= a2
112、以下表述中,正确的是( )。
a、相比于二进制译码器,数据选择器更适合实现多输出逻辑函数。
b、要实现一个四输入逻辑函数,使用16选1数据选择器最合适。
c、要实现一个三输入逻辑函数,不能使用4选1数据选择器。
d、要实现一个四输入逻辑函数,可以先使用4选1数据选择器扩展为8选1数据选择器,再应用实现。
113、关于组合逻辑电路的竞争与冒险,以下表述中错误的是( )。
a、如果一个组合逻辑电路工作时存在延迟时间不统一的输入信号,当该输入信号发生变化的瞬间,电路的输出端就有可能会出现错误输出。
b、如果一个组合逻辑电路不存在具有竞争能力的输入变量,则输出端必然不会存在冒险现象。
c、如果一个组合逻辑电路输出没有出现冒险现象,则必然不存在具有竞争能力的输入变量。
d、如果一个组合逻辑电路输出出现了冒险现象,则必然存在具有竞争能力的输入变量。
114、引起组合逻辑电路中竟争与冒险的原因是( )。
a、逻辑关系错误
b、干扰信号
c、电路工作延时
d、电源不稳定
115、已知一个逻辑电路的输出表达式,以下表述中正确的是( )。
a、该电路不存在具有竞争能力的输入变量,输出也不存在冒险现象。
b、该电路存在具有竞争能力的输入变量b,但不会在输出造成冒险现象。
c、该电路存在具有竞争能力的输入变量b,并且会在输出造成冒险现象。
d、该电路的输入变量a、b、c均具有竞争能力,其中b会在输出造成冒险现象,而a、c不会在输出造成冒险现象。
116、关于组合逻辑电路的竞争冒险,以下表述中错误的是( )。
a、电路中存在竞争冒险,说明电路结构存在缺陷,但并不意味着要实现的逻辑功能本身有问题。
b、消除竞争冒险时,虽然采用修改逻辑设计的方法会使得电路结构一定程度上变得复杂,但是消除效果比其他方法更有保证。
c、消除竞争冒险时,可以在输出端接入滤波电容,简单易行,但是会使得输出信号整体波形一定程度上变坏。
d、消除竞争冒险时,如果一个组合逻辑会电路输出出现了冒险现象,则必然存在具有竞争能力的输入变量。
117、触发器是一种( )稳态电路。
a、无
b、单
c、双
d、多
118、对于或非门构成的基本 rs 触发器,当触发器状态逻辑混乱时,( )。
a、s=0; r=0
b、s=0; r=1
c、s=1; r=0
d、s=1; r=1
119、对于与非门构成的基本 rs 触发器,当触发器状态置1时,( )。
a、s=0; r=0
b、s=0; r=1
c、s=1; r=0
d、s=1; r=1
120、对于与非门构成的基本 rs 触发器,当触发器状态置0时,( )。
a、s=0; r=0
b、s=0; r=1
c、s=1; r=0
d、s=1; r=1
121、各种触发器功能类型中,功能最齐全、通用性最强的触发器是( )。
a、rs触发器
b、jk触发器
c、d触发器
d、t触发器
122、一个输入激励高有效的t触发器,在 t=1 时,出现时钟脉冲工作点,则触发器( )。
a、保持状态不变
b、置1
c、置0
d、翻转
123、下列触发器中,具有约束条件的是( )。
a、主从 jk 触发器
b、主从 d 触发器
c、同步 rs 触发器
d、边沿 d 触发器
124、一个输入激励高有效的jk触发器,在 j=k=1 时,出现时钟脉冲工作点,则触发器( )。
a、保持状态不变
b、置1
c、置0
d、翻转
125、已知一个触发器电路如图所示,其次态方程为( )。
a、
b、
c、
d、
126、触发器电路如图所示,触发器次态等于( )。
a、
b、
c、
d、
127、逻辑电路如图所示,分析c的波形,当初始状态为“0”时,输出q是“1” 的瞬间为( )。
a、t1
b、t2
c、t3
d、t4
128、逻辑电路如图所示,它具有( )。
a、d触发器功能
b、t触发器功能
c、rs触发器功能
d、保持功能
129、逻辑电路如图所示,它具有( )。
a、d触发器的功能;
b、移位寄存器的功能;
c、t触发器的功能;
d、sr触发器的功能。
130、逻辑电路如图所示,当a=“1”时,rs触发器( )。
a、具有计数功能
b、置“1”
c、置“0”
d、状态保持
131、如图电路,当 a=“0”,b=“1”时,时钟脉冲来到后触发器( )。
a、状态翻转
b、保持原状态
c、置“0”
d、置“1”
132、时序逻辑电路的一般结构由组合电路与( )组成。
a、全加器
b、存储电路
c、译码器
d、选择器
133、触发器连接如下图所示,则具有( )。
a、t触发器功能
b、d触发器功能
c、t’触发器功能
d、jk触发器功能
134、图示触发器电路的特征方程=( )
a、
b、
c、
d、t
135、某边沿型jk触发器,始终保持j=k=1,clk信号频率f=2000hz,则输出状态q的频率为( )。
a、1000 hz
b、2000 hz
c、4000 hz
d、不确定
136、使用d触发器时,要使次态 ,则d=( )。
a、
b、
c、1
d、0
137、逻辑电路如图所示,输入为x,y,同它功能相同的是( )。
a、可控rs触发器
b、jk触发器
c、基本rs触发器
d、t触发器
138、逻辑电路如图所示,当rd=sd=1,a=0,r=1时,电路功能( )。
a、置0
b、置1
c、翻转
d、状态保持
139、下列器件不属于时序逻辑电路的是( )。
a、编码器
b、计数器
c、触发器
d、寄存器
140、m 进制计数器状态转换的特点是:设定初态后,每来( )个计数脉冲,计数器重新回到初态。
a、m-2
b、m-1
c、m
d、m 1
141、构成计数器的基本电路是( )。
a、与门
b、或门
c、非门
d、触发器
142、用触发器设计一个 24 进制的计数器,至少需要( )个触发器。
a、3
b、4
c、5
d、6
143、时序逻辑电路中一定含( )。
a、触发器
b、组合逻辑器件
c、移位寄存器
d、译码器
144、按触发器的状态转换与时钟cp信号 的关系分类,计数器可分( )。
a、同步计数器和异步计数器
b、加法计数器和减法计数器
c、二进制计数器和十进制计数器
d、大模数计数器和小模数计数器
145、同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序逻辑电路( )。
a、没有触发器
b、没有统一的时钟脉冲控制
c、没有稳定状态
d、输出与内部状态有关
146、要实现对50位二进制数的存储功能,电路需要( )个触发器构成。
a、25
b、50
c、100
d、500
147、构成一个模10的同步计数器,需要( )触发器。
a、3
b、4
c、5
d、10
148、分析如图所示计数器的波形图,可知它是一个( )。
a、五进制计数器
b、六进制计数器
c、七进制计数器
d、八进制计数器
149、用两个四位二进制计数器级联构成一个计数器,其计数的最大模数为( )
a、8
b、16
c、126
d、256
150、用两个十进制计数器级联构成一个计数器,其计数的最大模数为( )
a、10
b、20
c、100
d、256
151、要构成一个三进制计数器,需要使用( )个触发器,有( )个无效状态。
a、2,1
b、3,1
c、4,3
d、1,2
152、下列时序电路的状态图中,具有自启动功能的是( )
a、
b、
c、
d、
153、n位触发器构成的扭环形计数器,其无效状态数有( )个。
a、
b、
c、2n
d、
154、n位触发器构成的环形计数器,其计数模数为( )。
a、
b、2n
c、2n-1
d、n
155、某时序逻辑电路的波形如图所示,由此判定该电路是( )。
a、移位寄存器
b、二进制计数器
c、十进制计数器
d、触发器
156、分析如图所示计数器的波形图,可知它是一只 ( )。
a、四进制计数器
b、五进制计数器
c、六进制计数器
d、七进制计数器
157、有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在随后4个移位脉冲cp作用下,四位数据的移位过程是( )。
a、1011--0110--1100--1000--0000
b、1011--0101--0010--0001--0000
c、1011--1100--1101--1110--1111
d、1011--1010--1001--1000--0111
158、有一个右移移位寄存器,当预先置入1011后,其串行输入固定接0,在随后4个移位脉冲cp作用下,四位数据的移位过程是( )。
a、1011--0110--1100--1000--0000
b、1011--0101--0010--0001--0000
c、1011--1100--1101--1110--1111
d、1011--1010--1001--1000--0111
159、某计数器的状态转换图如下,其计数的容量为( )
a、八
b、五
c、四
d、三
160、按状态迁移顺序划分,计数器可以分为加法计数器、减法计数器和( )。
a、二进制计数器
b、十进制计数器
c、同步计数器
d、可逆计数器
161、已知一个包含4个触发器的同步加法计数器,其计数模数不可能为( )。
a、10
b、12
c、16
d、20
162、描述一个矩形脉冲时,所谓的占空比是指( )。
a、脉冲幅度和脉冲周期的比值
b、脉冲上升时间和下降时间的比值
c、脉冲宽度和脉冲周期的比值
d、脉冲宽度和脉冲幅度的比值
163、以下关于555定时器的表述中,错误的是( )
a、555定时器的3管脚是输出信号端
b、555定时器的4管脚是高有效方式的直接复位端
c、555定时器的6管脚和2管脚是有效方式不同的两个输入激励端
d、555定时器的5管脚是阈值控制端
164、以下关于555定时器的表述中,正确的是( )
a、不使用555定时器的5管脚改变阈值电平的情况下,输入6管脚的阈值电平是
b、不使用555定时器的5管脚改变阈值电平的情况下,输入2管脚的阈值电平是
c、555定时器的4管脚为置位信号,当该信号输入为低电平时,输出为逻辑高电平
d、555定时器的输出为逻辑低电平时,内部放电晶体管必然饱和导通
165、为将正弦波变为同频率的矩形波,应选用( )。
a、计数器
b、多谐振荡器
c、单稳态触发器
d、施密特触发器
166、为了把杂乱的、宽度不一的矩形脉冲信号,整形成具有固定脉冲宽度的矩形波信号输出,应选用( )。
a、施密特触发器
b、单稳态触发器
c、多谐振荡器
d、计数器
167、由555构成的多谐振荡器电路中,r1=1kω,r2=10kω,c=f,则该电路输出波形的占空比为( )。
a、50%
b、52.4%
c、55%
d、60%
168、多谐振荡器与单稳态触发器的区别之一是( )。
a、前者有2个稳态,后者只有1个稳态
b、前者没有稳态,后者有2个稳态
c、前者没有稳态,后者有1个稳态
d、两者均只有1个稳态,但后者的稳态需要一定的外界信号维持
169、施密特触发器常用于对脉冲波形的( )。
a、定时
b、计数
c、整形
d、产生
170、555定时器构成的单稳态触发器,若电源电压为 6v,则当暂稳态结束时,定时电容c上的电压vc为( )。
a、6v
b、0v
c、2v
d、4v
171、如图所示电路,已知r1=10kω,r2=5kω,c1=0.05μf,c2=0.01μf,其输出脉冲的周期为( )。
a、0.7 ms
b、7 ms
c、0.525 ms
d、5.25 ms
172、如图所示电路,已知r=20kω,c=0.05μf,其输出脉冲宽度为( )。
a、0.7 ms
b、7 ms
c、1.1 ms
d、11 ms
173、555定时器工作时,在不改变判决电平的前提下,为使3管脚输出电压uo由高电平变为低电平, 则输入端6和2的电压应满足 ( )。
a、
b、
c、
d、
174、555定时器工作时,阈值控制端5管脚在不使用时应该( )。
a、经0.01f的电容接地
b、直接接地
c、悬空
d、直接接正电源
175、555定时器工作时,复位端4管脚在不使用时应该( )。
a、经0.01f的电容接地
b、直接接地
c、悬空
d、直接接正电源
176、一个4k4的rom需要地址线数为( )。
a、8
b、10
c、11
d、12
177、容量为8k×8位的rom芯片,其地址线和数据线各为( )。
a、8和8根
b、10和8根
c、13和8根
d、8和13根
178、如图所示一个4×4位rom的电路结构,当输入地址a=0,b=1时,rom存储的信息为( )。
a、(0 1 0 1)
b、(0 1 0 0)
c、(1 1 0 0)
d、(1 0 1 1)
179、随机存储器ram具有( )功能。
a、可读可写
b、不可读不可写
c、只读
d、只写
180、只读存储器rom中的内容,当电源断电后又接通,存储的内容( )。
a、全部为1
b、全部为0
c、不可预料
d、保持不变
181、下图为一个4×4位rom的电路结构,当输入地址a=1,b=0时,rom存储的信息为( )。
a、(0 1 0 1)
b、(0 1 1 1)
c、(1 1 0 0)
d、(1 0 1 1)
182、一个rom共有10根地址线,8根位线(数据输出线),则其存储容量为( )b。
a、10×8
b、
c、10×82
d、
183、要构成容量为1024×8的rom,需要( )片容量为256×4的rom。
a、2
b、4
c、8
d、32
184、某存储器有8根地址线和8根双向数据线,则该存储器容量为( )b。
a、8×3
b、8k×8
c、256×8
d、256×256
185、要将容量128×1的rom扩展为1024×8,则需要控制各片选端的外接译码器的输出端数为( )。
a、1
b、2
c、3
d、8
186、要将容量256×1的rom扩展为1024×8,则需要控制各片选端的外接译码器的输入端数为( )。
a、4
b、2
c、3
d、8
187、某温度控制电路采用d/a芯片将温度的设定值输出,要求能够输出0~50℃,精度0.1℃所选择的d/a芯片至少应该为( )位。
a、8
b、9
c、10
d、12
188、为了测得某水塔水位,采用传感器和a/d芯片将水位高低转换为数字量,已知水塔水位最大值1m,要求能够精确测量的1mm,不考虑传感器精度等其他因素的影响,所选择的a/d芯片至少应该为( )位。
a、8
b、10
c、12
d、14
189、在4位倒t型电阻网络da转换电路中,给定vref=10v,r= 10kω,d3~d0为1010时,输出电压为( )v。
a、 6.25
b、-6.25
c、 5
d、-5
190、根据取样定律,在a/d转换器中,要使取样输出信号不失真地代表输入模拟信号,取样频率fs和输入模拟信号的最高频率fimax的关系是( )。
a、
b、
c、
d、
191、4位倒t型电阻网络dac的电阻网络的电阻取值有( )种。
a、1
b、2
c、4
d、8
192、将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为( )。
a、取样
b、量化
c、保持
d、编码
193、用二进制码表示指定离散电平的过程称为( )。
a、取样
b、量化
c、保持
d、编码
194、将幅值、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为( )。
a、取样
b、量化
c、保持
d、编码
195、以下四种转换器,( )是a/d转换器且转换速度最高。
a、并联比较型
b、逐次逼近型
c、双积分型
d、施密特触发器
196、在一个8位的存储单元中,能够存储的最大无符号整数是( )。
a、
b、
c、
d、
197、以下代码中,属于有权值码的为( )。
a、8421bcd码
b、5421bcd码
c、余三码
d、格雷码
198、以下bcd码中是明码的有( )。
a、奇偶校验码
b、格雷码
c、8421码
d、余三码
199、在以下输入情况( )时,“或非”运算的结果是逻辑0。
a、全部输入是0
b、全部输入是1
c、任一输入为0,其他输入为1
d、任一输入为1
200、下列逻辑式中,正确的逻辑公式是( )。
a、
b、
c、
d、
201、逻辑变量只有0、1两种取值;在正逻辑规定中分别用( )对应表示。
a、高电平、低电平
b、低电平、高电平
c、uh、ul
d、ul、uh
202、为了正确完成逻辑功能,ttl集成逻辑门内部使用的晶体管可以工作在( )。
a、截止区
b、导通放大区
c、饱和导通区
d、反向击穿区
203、以下电路中可以实现“线与”功能的有( )。
a、与非门
b、三态输出门
c、集电极开路门
d、漏极开路门
204、三态门输出高阻状态时,以下( )是正确的说法。
a、用电压表测量指针不动
b、相当于悬空
c、电压不高不低
d、输出信号不是正常的逻辑电平信号
205、ttl电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。
a、悬空
b、通过电阻2.7kω接电源
c、通过电阻4.7kω接地
d、通过电阻510ω接地
206、对于ttl或非门的多余输入端的处理,可以( )。
a、接电源
b、通过电阻3kω接电源
c、接地
d、与有用输入端并联
207、已知函数表达式,当变量取值为( )时,将出现冒险现象。
a、b=c=1
b、b=c=0
c、a=1,c=0
d、a=0,b=0
208、组合逻辑电路消除竞争冒险的方法有( )。
a、修改逻辑设计
b、在输出端接入滤波电容
c、后级加缓冲电路
d、采用高精度电源为电路供电
209、ad 转换的步骤包括( )。
a、取样
b、量化
c、编码
d、滤波
210、数字电路是用来对数字信号进行数值运算,以实现逻辑命题的电路,也称为逻辑电路。( )
211、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )
212、格雷码具有任何相邻码只有一位码元不同的特性。( )
213、以8421奇校验码方式传送十进制数8时,如果校验位上出现了1就表明在传送过程中出现了错误。( )
214、因为逻辑表达式a b ab=a b成立,所以ab=0成立。( )
215、因为逻辑表达式成立,所以成立。( )
216、逻辑函数两次求反则还原为原函数,逻辑函数的对偶式再作对偶变换也还原为它本身。( )
217、ttl逻辑门处于开门状态又称为截止状态,关门状态又称为导通状态。( )
218、普通的ttl逻辑门输出端不可以并联在一起,否则可能会损坏器件。( )
219、普通的ttl非门、与非门和或非门输出端不可以并联在一起,但普通的ttl与门和或门输出端可以并联在一起,不会损坏器件。( )
220、ttl集电极开路门输出为1时,由外接电源和电阻提供输出电流。( )
221、三态门的三种状态分别为:高电平、低电平、不高不低的电压。( )
222、当ttl与非门的输入端悬空时相当于输入为逻辑1。( )
223、根据如表所示的1位二进制数比较器的真值表可知,其输出结果为高有效方式表示。( )
224、优先编码器的编码信号相互排斥,不允许多个编码信号同时有效。( )
225、根据输出信号是否具有优先级设置,二进制译码器可以分类普通二进制译码器和二进制优先译码器两类。( )
226、实现一个3输入、2输出的组合逻辑电路时,使用一片3-8线译码器即可。( )
227、可以采用多种半导体材料制作得到不同光色的发光二极管。当对发光二极管外加反向电压时,会发出清晰的可见光。( )
228、七段显示译码器74ls48既可以驱动共阴极数码管,又可以驱动共阳极数码管。( )
229、一个时序逻辑电路具有自启动能力,必然具有自校正能力;不具有自校正能力,有可能具有自启动能力。( )
230、一个具有自启动能力的六进制计数器可以存在无效状态,但一定不存在无效循环。
231、用2片容量为16k×8的rom构成容量为32k×8的rom是位扩展。( )
232、所有的半导体存储器在运行时都具有读和写的功能。( )
233、rom和ram中存入的信息在电源断电后都不会丢失。( )
234、prom的或阵列(存储矩阵)是可编程阵列。( )
235、权电阻网络d/a转换器的电路简单且便于集成工艺制造,因此被广泛使用。( )
236、d/a转换器的位数越多,能够分辨的最小输出电压变化量就越小。( )
237、a/d转换过程中,必然会出现量化误差。( )
238、a/d转换器的二进制数的位数越多,量化级分得越多,量化误差就可以减小到0。( )
主观题部分,共40分1、
2、
3、
4、
猜你喜欢
- 2022-12-05 21:05
- 2022-12-05 20:28
- 2022-12-05 20:22
- 2022-12-05 20:16
- 2022-12-05 19:25
- 2022-12-05 19:04
- 2022-12-05 18:54
- 2022-12-05 18:51
- 2022-12-05 18:50
- 2022-12-05 18:46