第1章 数字逻辑概论第1章 数字逻辑概论 测验题1、将二进制数(101101.11)b转换成十进制数是
a、45.3
b、45.75
c、46.75
d、48.75
2、将二进制数(1010 0110 1100)b转换成十六进制数是
a、a6b
b、a6c
c、a6d
d、e3b
3、将二进制数(101.101)b转换成八进制数是
a、5.5
b、5.625
c、5.25
d、5.75
4、将十六进制数(36.d)h转换成十进制数是
a、36.13
b、54.13
c、36.8125
d、54.8125
5、十进制数–10的8位带符号二进制数的原码及补码表示分别是
a、1111 0101,1111 0110
b、1000 1010,1111 0110
c、1000 1010,1111 0101
d、1000 0101,1111 0110
6、带符号二进制补码0101 1001和1101 0011所表示的十进制数分别为
a、89,–90
b、39,–90
c、89,–45
d、39,–45
7、用8位二进制补码计算 12 21所得结果为
a、0101 1111
b、0001 0111
c、0010 0001
d、1010 1100
8、用8位二进制补码计算 –121–29时,所得结果 产生溢出,若出现溢出,解决办法是只有进行位扩展。
a、不会
b、会
c、不确定
d、可能不会
9、十进制数8的5421bcd码表示为 。
a、1000
b、1110
c、1011
d、1010
10、字符y 的ascii码的十六进制数表示为
a、4d
b、59
c、4f
d、79
11、将十六进制数(4e.c)h转换成二进制数是 。
a、0100 1110. 0110
b、0100 1110. 11
c、1110 0100.11
d、0100 1110. 0011
12、8位无符号二进制数(1111 1111)b所对应的十进制数是 。
a、127
b、256
c、255
d、-1
13、8位二进制补码(1111 1111)b所对应的十进制数真实值是 。
a、127
b、256
c、255
d、-1
14、8位无符号二进制数可以表示的最大十进制数为256。对吗?
15、对于一个带符号的二进制数,其最高位表示符号位,其余部分表示数值位,所以一个用补码表示的4位带符号二进制数 1001表示的是十进制数 –1。对吗?
16、二进制码1010转换成格雷码为1111。对吗?
17、二进制代码中8421bcd码、格雷码等都是有权码,而余3码、余3循环码等都是无权码。对吗?
18、当关注各信号之间的逻辑关系而不用考虑数字电路的翻转特性时,可将数字波形画成理想的波形。
19、
20、将十进制数转换为二进制数,整数部分和小数部分需要分开进行。整数部分的转换方法是连续除以2直到商为0,每一步的余数作为二进制数的一位数字,最先获得的余数是二进制数的最低位,最后获得的是其最高位; 小数部分的转换方法是连续乘以2直到满足误差要求,每一步取乘积的整数部分作为二进制数的一位数字,同样地,最先获得的整数部分是二进制数的最低位,最后获得的是其最高位。此说法对吗?
21、无符号二进制数1001和0011的差等于0110,对吗?
22、无符号二进制数1001和0101的乘积等于 (101101)b,对吗?
23、十进制数 –25的8位二进制补码表示为 (11100111)b,对吗?
24、8位二进制补码所表示的数值范围为–256 ~ 255,对吗?
25、格雷码10110转换为二进制码后是11011,对吗?
26、字符s的ascii码值(1010011)在最高位设置奇校验位后,它的二进制表示为11010011,对吗?
27、将一个八进制数写成(803.64),对吗?
第2章 逻辑代数第2章 逻辑代数 测验题1、以下表达式中符合逻辑运算法则的是 。
a、
b、
c、
d、a 1=1
2、逻辑表达式a bc = 。
a、a b
b、a c
c、(a b)( a c)
d、b c
3、的反函数是
a、
b、
c、
d、
4、函数的对偶式为 。
a、
b、
c、
d、
5、函数l= ab b bcd= 。
a、1
b、b
c、a b
d、0
6、最小项的逻辑相邻项为 。
a、abcd
b、
c、
d、
7、标准与或式是由 构成的逻辑表达式。
a、与项相或
b、最小项相或
c、最大项相与
d、或项相与
8、当时,同一逻辑函数的两个最小项= 。
a、0
b、1
c、
d、
9、
a、0
b、1
c、n
d、
10、设,为函数f 的两个最大项,= 。
a、0
b、
c、
d、1
11、四个逻辑相邻的最小项合并,可以消去_________个因子;
a、1
b、2
c、3
d、4
12、4变量逻辑函数的卡诺图中,有_________个方格与对应的方格相邻
a、1
b、2
c、3
d、4
13、函数,,的卡诺图表示如下, 他们之间的逻辑关系是_________。
a、
b、
c、
d、
14、若逻辑函数则f和g相与的结果为_________
a、
b、1
c、ab
d、0
15、若逻辑函数则f和g相或的结果为_________。
a、
b、1
c、ab
d、0
16、
a、
b、
c、
d、
17、逻辑函数的结果为 .
a、a
b、b
c、
d、
18、求一个逻辑函数l的对偶式时,下列说法不正确的是 .
a、把l中的“与”换成“或”,“或”换成“与”
b、常数中的“1”换成“0”,“0”换成“1”
c、保持原式中的运算顺序不变。
d、原变量换成反变量,反变量换成原变量。
19、使逻辑函数为1的最小项有 个。
a、5
b、6
c、7
d、8
20、如果规定只能使用非门和2输入与非门来实现l=ab ac,则正确的逻辑图是 .
a、
b、
c、
d、
21、如果规定只能使用非门和2输入与非门来实现,则正确的逻辑图是 .
a、
b、
c、
d、
22、已知函数l(a,b,c,d)的卡诺图如图所示,则函数l的最简与-或表达式为 。
a、
b、
c、
d、
23、已知函数l(a,b,c,d)的卡诺图如图所示,则函数l的最简与-或表达式为 。
a、
b、
c、
d、
24、已知函数l(a,b,c,d)的卡诺图如图所示,则函数l的最简与-或表达式为 。
a、
b、
c、
d、
25、下列等式成立的是 。
a、ab ac bc=ab bc
b、(a b)(a c)=a bc
c、a ab=a
d、
26、已知a b = a c,则b = c。对吗?
27、已知ab =ac,则b = c。对吗?
28、n 个变量的最小项是包含全部n 个变量的乘积项,在乘积项中每个变量只能以原变量的形式出现一次.对吗?
29、用卡诺图化简一个逻辑函数,得到的最简与或式可能不是唯一的。对吗?
30、 。对吗?
第3章 组合逻辑电路第3章 组合逻辑电路 测验题1、电路如图所示,输出端l的表达式为 。
a、
b、l=abc
c、
d、
2、由开关组成的逻辑电路如图所示,设开关a、b 分别有如图所示为0”和“1”两个状态,则电灯f 亮的逻辑式为 。
a、
b、
c、
d、
3、分析下图所示电路,输出函数f的表达式为 。
a、
b、f=a b
c、
d、f=ab
4、下图中,a、b为某逻辑电路的输入波形,y为输出波形,则该逻辑电路为 。
a、或非门
b、与非门
c、与门
d、同或门
5、已知二变量输入逻辑门的输入a、b和输出f的波形如图所示,则该逻辑电路为 。
a、与非门
b、异或门
c、同或门
d、无法判断
6、一个十六路数据选择器,其地址输入(选择控制端输入)端有_______个。
a、16
b、2
c、4
d、8
7、一个译码器若有100个译码输出端,则译码器地址输入端至少有_______个。
a、100
b、6
c、7
d、8
8、下列电路中,属于组合逻辑电路的是__________。
a、计数器
b、触发器
c、寄存器
d、译码器
9、用四选一数据选择器实现函数,应使 。
a、
b、
c、
d、
10、组合逻辑电路中的竞争冒险是由______引起的。
a、门电路的延时
b、触发器的延时
c、最小项
d、最大项
11、如图所示电路中,y(a,b,c,d )的最小项表达式是( )
a、y=m(0,1,2,3,4)
b、y=m(1,2,3,4)
c、y=m(5,6,7)
d、y=m(3,5,6,7)
12、一位8421 bcd码译码器的数据输入线与译码输出线的组合是 。
a、4:6
b、1:10
c、4:10
d、2:4
13、设计一个对1000个符号进行二进制编码,则至少要 位二进制数码。
a、3
b、10
c、11
d、1000
14、设计一个裁判表决电路。裁判组由三个人组成:主裁判a、副裁判b和c。在判定一次比赛的结果时必须按照如下原则:只有当两个或两个以上裁判支持,并且其中有一个为主裁判时,比赛结果的裁决才有效。令a、b、c为1表示支持,为0表示反对。裁决y为1表示有效,为0表示无效。下列表达式中能够实现该电路功能的是 。
a、y=abc
b、y=a b c
c、y=a bc
d、y=ab ac
15、当七段显示译码器的七个输出端状态为abcdefg=0011111时(高电平有效),译码器输入状态(8421bcd码)应为____________。
a、0011
b、0110
c、0101
d、0100
16、下列表达式中不存在竞争冒险的有 。
a、
b、
c、
d、
17、函数 ,当变量的取值为 。将不出现冒险现象。
a、b=c=1
b、b=c=0
c、a=1,c=0
d、a=0,b=0
18、设计一个4输入的二进制码奇校验电路,需要 个异或门。
a、2
b、3
c、4
d、5
19、用3-8线译码器74hc138可以构成6-64线译码器,需要 片74hc138。
a、7
b、8
c、9
d、10
20、为了使74hc138正常工作,使能输入端、 和 的电平应是 。
a、110
b、100
c、111
d、011
21、多路数据分配器可以直接由 来实现。
a、编码器
b、译码器
c、多路数据选择器
d、多位加法器
22、用两片4位比较器74hc85串联接成8位数值比较器时,低位片中的、、所接的电平应为 。
a、110
b、100
c、111
d、001
23、如图所示电路中,y 的最小项表达式是
a、y=m(0,1,2,3,4)
b、y=m(1,2,3,4,7,8,13,14)
c、y=m(1,2,4,5,6,7)
d、y=m(1,2,4,7,8,11,13,14)
24、逻辑函数l 的卡诺图如图所示,以下关于l 的最简与或表达式正确的是 .
a、
b、
c、
d、
25、逻辑函数l 的卡诺图如图所示,以下关于l 的最简与或表达式正确的是 .
a、
b、
c、
d、
26、逻辑函数l 的卡诺图如图所示,以下关于l 的最简或与表达式正确的是 .
a、
b、
c、
d、
27、逻辑函数l 的卡诺图如图所示,以下关于l 的最简与或表达式正确的是 .
a、
b、
c、
d、
28、下图是能够对两个一位二进制数的大小进行比较的电路,下述说法正确的是 .
a、当a >b 时,l1=1,l2=0,l3=0.
b、当a >b 时,l1=0,l2=0,l3=1.
c、当a =b 时,l1=0,l2=1,l3=0.
d、当a
e、当a
29、实现两个一位二进制数相加的电路叫全加器。对吗?
30、实现两个一位二进制数和来自低位的进位相加的电路叫全加器。对吗?
31、组合逻辑电路通常由逻辑门和触发器组合而成。对吗?
32、普通编码器的2个或2个以上的输入同时为有效信号时,输出将出现错误编码。对吗?
33、当2个或2个以上的输入同时为有效信号时,优先编码器将只对优先级别高的输入进行编码。对吗?
34、串行进位加法器的缺点是运算速度慢,优点是电路结构简单。超前进位加法器的优点是运算速度快,缺点是电路结构复杂。对吗?
35、当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象,称为竞争。由竞争而可能产生输出干扰毛刺的现象称为冒险。对吗?
36、常用的消除组合逻辑电路中竞争冒险的方法有三种:发现并消除可能出现的互补变量运算、增加选通控制信号和使用滤波电路。对吗?
37、二进制译码器的作用是将输入的代码译成特定的信号输出。对吗?
第6章 硬件描述语言verilog hdl
第6章 verilog hdl 测验题
1、阻塞性赋值运算符为( )。
a、<=
b、=
c、=>
d、==
2、非阻塞性赋值运算符为( )。
a、<=
b、==
c、=
d、=>
3、在verilog hdl中,下列语句哪个不是条件语句?( )
a、if-else
b、case
c、casez
d、repeat
4、在verilog hdl中,下列语句哪个不是循环语句?( )
a、while
b、for
c、casez
d、repeat
5、已知 a =2’b10,b=3’b110,那么{a,b}=( )
a、5’b11010
b、4’b1000
c、5’b10110
d、3’b110
6、已知 a =3'b101,b=5'b11001,那么{b,a}=( )
a、5’b11110
b、5’b11001
c、8’b11001101
d、8’b10111001
7、已知 a =4’b1010,b=4’b1100,那么a & b=( )
a、4’b1010
b、4’b0110
c、4’b1000
d、1
8、已知 a =4’b1010,b=4’b1100,那么&(a & b)=( )
a、4’b1010
b、1’b1
c、4’b1000
d、1’b0
9、下列语句中,不属于并行语句的是( )
a、过程语句
b、assign 语句
c、元件例化语句
d、case 语句
10、下列verilog hdl程序所描述的电路是( ) module med(q, data,clk) input data,clk; output q; reg q; always @ (posedge clk) begin q <= data; end endmodule
a、d触发器
b、t触发器
c、ram
d、寄存器
11、如下verilog hdl程序所描述的是一个触发器,对它的描述正确的是( ) module ff(q,data,clk) input data,clk; output q; reg q; always @ (posedge clk) begin q <= data; end endmodule
a、该触发器对clk信号的高电平敏感。
b、该触发器对clk信号的低电平敏感。
c、该触发器对clk信号的上升沿敏感。
d、该触发器对clk信号的下降沿敏感。
12、下列verilog hdl程序所描述的是一个计数器,该计数器的模是( ) module count(clk,out); input clk; output reg [3:0] out; always @(negedge clk) begin if(out = =4'd11) out <= 0; else out <= out 1; end endmodule
a、16
b、11
c、12
d、3
13、在语句assign y = sel ? 0 : 1;中,当sel=0时,y的值为( )
a、0
b、1
c、z
d、x
14、在连续赋值语句中被赋值的变量应该定义为哪种数据类型( )
a、wire
b、reg
c、time
d、以上均可
15、在verilog hdl中,下列标识符不正确的是( )。
a、count
b、_2to1mux
c、initial
d、real?
16、随着eda技术的不断完善与成熟,( )设计方法更多的被应用于verilog hdl设计当中。
a、电路图
b、自底向上
c、自顶向下
d、以上均可
17、基于eda技术的现代电子系统设计流程为:原理图/hdl文本输入→功能仿真→( )→布局布线→( )→编程下载→硬件测试。正确的是 ( ) 。 ①功能仿真 ②时序仿真 ③逻辑综合 ④配置 ⑤分配管脚
a、①⑤
b、③②
c、⑤①
d、④②
18、对语句assign y = sel ? a : b;进行逻辑综合,得到的硬件电路为 ( )
a、编码器
b、译码器
c、数值比较器
d、数据选择器
19、下列verilog hdl程序所描述电路是( ) module tri (en, in, out); input in, en; output out; assign out = en ? in : 1'bz; endmodule
a、d触发器
b、t触发器
c、寄存器
d、三态门
20、下列verilog hdl程序所描述电路功能是( ) module dataflow( a, en, y); input [2:0] a; //输入端口声明 input en; //输入端口声明 output [7:0]y; //输出端口声明 assign y[0] = ~( en & ~a[2] & ~a[1] & ~a[0] ); assign y[1] = ~( en & ~a[2] & ~a[1] & a[0] ); assign y[2] = ~( en & ~a[2] & a[1] & ~a[0] ); assign y[3] = ~( en & ~a[2] & a[1] & a[0] ); assign y[4] = ~( en & a[2] & ~a[1] & ~a[0] ); assign y[5] = ~( en & a[2] & ~a[1] & a[0] ); assign y[6] = ~( en & a[2] & a[1] & ~a[0] ); assign y[7] = ~( en & a[2] & a[1] & a[0] ); endmodule
a、8/3线编码器
b、3/8线译码器
c、加法器
d、数据选择器
21、下列verilog hdl程序所描述电路功能是( ) module shiftreg (q,din,cp,clr_); input din; //serial data inputs input cp, clr_; //clock and reset output reg [3:0] q; //register output always @ (posedge cp or negedge clr_) if (!clr_) q <= 4'b0000; else begin //shift right q[0] <= din; q[3:1] <= q[2:0]; end endmodule
a、移位寄存器
b、并行寄存器
c、计数器
d、分频器
22、有限状态机fsm分为组合和时序两种类型。
23、verilog hdl程序模块是以module开始,以endmodule结尾的。
24、在模块中如果没有明确地说明输入、输出端口的数据类型,则其缺省值是位宽为1位的wire型变量。
25、在串行语句块中,阻塞赋值语句按照它们在块中排列的顺序依次执行,即前一条语句没有完成赋值之前,后面的语句不可能被执行。
26、相等运算符(==)与全等运算符(===)的用法一样,没有任何区别。
27、下面是用过程赋值语句为异或门和与门建模写的一段程序,该程序正确吗? module gate (x1, x2, y, overflow); //design block input x1, x2; output y, overflow; initial begin #10 y = x1 ^ x2; overflow = x1 && x2; end ; endmodule ;
28、下面是对两个8位二进制数的大小进行比较的程序,该程序正确吗? module comparator (agtb, aeqb, altb, a, b); output agtb, aeqb, altb; input [7:0] a, b; always if (a>b) agtb <=1 else if ((a
29、下面是将输入的4位二进制数转换成为两个8421 bcd码的程序,该程序正确吗? module _4bitbin2bcd(bin, bcd1,bcd0); input [3:0] bin; output reg[3:0] bcd1, bcd0; always @(bin) begin {bcd1, bcd0} = 8'h00; if(bin < 10) begin bcd1 = 4'h0; bcd0 = bin; end else begin bcd1 = 4'h1; bcd0 = bin-4'd10; end end endmodule
30、下面是一个4位的双向移位寄存器程序,该程序正确吗? module universalshift (s1,s0,din,dsl,dsr,q,cp,clr_); input s1, s0; //select inputs input dsl, dsr; //serial data inputs input cp, clr_; //clock and reset input [3:0] din; //parallel data input output [3:0] q; //register output reg [3:0] q; always @ (posedge cp or negedge clr_) if (~clr_) q <= 4'b0000; else case ({s1,s0}) 2'b00: q <= q; //no change 2'b01: q <= {dsr,q[3:1]}; //shift right 2'b10: q <= {q[2:0],dsl}; //shift left 2'b11: q <= din; //parallel load input endcase endmodule
第4章 锁存器和触发器
第4章 锁存器和触发器 测验题
1、如下图所示电路构成的锁存器,以下哪组r,s输入信号将导致相应信号撤销后,电路进入不确定状态
a、0,0
b、0,1
c、1,0
d、1,1
2、指出下图所示电路构成的锁存器为哪种类型的锁存器?
a、rs锁存器
b、门控rs锁存器
c、逻辑门控d锁存器
d、传输门控d锁存器
3、下图是d锁存器定时图,在中,表示输入信号d建立时间的是 ,表示输入信号d保持时间的是 。
a、
b、
c、
d、
4、以下关于锁存器和触发器描述正确的是
a、锁存器和触发器都是脉冲电平敏感器件
b、锁存器和触发器都是脉冲边沿敏感器件
c、锁存器是脉冲电平敏感器件,触发器是脉冲边沿敏感器件
d、锁存器是脉冲边沿敏感器件,触发器是脉冲电平敏感器件
5、试指出下图所示电路对cp信号的敏感类型
a、高电平
b、低电平
c、上升沿
d、下降沿
6、已知某触发器的电路结构如下图所示,请指出该触发器属于以下哪种类型的触发器
a、主从触发器
b、维持阻塞触发器
c、利用传输延迟的触发器
d、sr触发器
7、下图是d触发器的定时图,表示输入信号d建立时间的是 ,表示输入信号d保持时间的是 。
a、、
b、、
c、、
d、、
8、如图所示维持阻塞d触发器电路图中,红色字体标注的反馈线中哪条线为置1维持线。
a、a
b、b
c、c
d、d
9、当输入端s和r为 ,由或非门构成的基本sr锁存器会出现不稳定状态。
a、s=1,r=0
b、s=0,r=1
c、s=1,r=1
d、s=0,r=0
10、当输入端s和r为 ,由或非门构成的基本sr锁存器保持原状态不变。
a、s=1,r=0
b、s=0,r=1
c、s=1,r=1
d、s=0,r=0
11、用或非门构成的基本sr锁存器,其特性方程中,约束条件为sr=0。这说明两个输入信号 。
a、不能同时为0
b、不能同时为1
c、可以同时为1
d、可以同时为0
12、当输入端和为 ,由与非门构成的基本sr锁存器会出现不稳定状态。
a、=1,=0
b、=0,=1
c、=1,=1
d、=0,=0
13、对于门控d锁存器来说,在 条件下,输出端q总是等于输入的数据d
a、使能脉冲之前
b、使能脉冲期间
c、使能脉冲之后的瞬间
d、任何时候
14、触发器有 个稳定状态,它可以存储1位二进制码,存储8位二进制信息需要 个触发器
a、1, 2
b、2, 2
c、2, 4
d、2, 8
15、触发器被清零(复位)后,q和端的状态分别为 和 。
a、0,0
b、0,1
c、1,0
d、1,1
16、触发器的输出逻辑电平从1到0或从0到1的转换称为
a、置位
b、清零
c、翻转
d、保持
17、触发器cp 输入端的三角形符号指的是
a、低电平有效输入
b、高电平有效输入
c、边沿触发
d、电平触发
18、下降沿触发的边沿jk 触发器在cp 下降沿到来之前j=1、k=0,而cp下降沿到来之后变为j=0、k=1,则触发器的状态为
a、0
b、1
c、状态不变
d、状态不确定
19、假定锁存器的初始状态为0。对于下图所示的电路和输入波形,输出端q 的波形图为 。
a、
b、
c、
d、
20、假设电路的初始状态为q= 1,对于下图所示的电路和输入波形,输出端q和的波形图为 。
a、
b、
c、
d、
21、在下图中,假设触发器的初态均为0,则q的波形图为 。
a、
b、
c、
d、
22、在下图中,假设触发器的初态为0,则q的波形图为 。
a、
b、
c、
d、
23、用cmos电路74hct02或非门构成消除机械开关抖动影响的电路及开关s由位置a到b时波形如图所示,试确定q端的波形为 。
a、
b、
c、
d、
24、在下图中,假设所有触发器的初态均为0,则在时钟脉冲cp的作用下,q1、q0的波形图为 。
a、
b、
c、
d、
25、下图是d 锁存器定时图,下列说法正确的是 。
a、表示输入数据信号d的建立时间。
b、表示输入数据信号d的保持时间。
c、表示使能信号e脉冲宽度的最小值。
d、表示输出信号对输入信号的响应延迟时间,即输出q从低电平到高电平对信号d的延迟时间
e、表示输出信号对输入信号的响应延迟时间,即输出q从高电平到低电平对信号e的延迟时间。
26、由d触发器构成jk触发器的电路是 .
a、
b、
c、
d、
27、在下图所示电路中,能完成t 触发器逻辑功能的电路有 .
a、
b、
c、
d、
28、在图示电路中,能完成的逻辑功能的电路有 .
a、
b、
c、
d、
29、在图示电路中,能完成 的逻辑功能的电路有 .
a、
b、
c、
d、
30、jk触发器在jk输入信号的作用下可以工作在4个状态——置1,置0,保持和翻转。
31、jk触发器当jk都为1时,下一个状态维持与现态一致。
32、t触发器的下一状态与t输入信号保持一致。
33、sr触发器输入信号的约束条件为s r=0。
34、触发器的状态通常指输出端的状态。
35、由或非门构成的基本sr锁存器在s=1、r=0时,将使锁存器进入置位状态。
36、由与非门构成的基本sr锁存器在=1、=0时,将使锁存器进入置位状态。
37、下图所示d锁存器,只有当使能端e=1时,输入端d的值才会影响到q的状态
38、jk触发器有使输出不确定的输入条件。
39、边沿jk触发器在输入j=k=1时,如果cp信号的频率为32 khz,则q端输出脉冲的频率为16 khz。
40、对于有异步置位端的d 触发器,当异步置位信号无效时,在cp 信号的作用下,才能响应d 端的输入。
41、触发器的传输延迟时间说明了输出端q对于cp有效跳变沿响应时所需的时间。
42、所有触发器的建立时间都不为零。
43、触发器的保持时间是指在有效电平转换之前,数据必须保持不变的时间间隔。
44、锁存器和触发器都属于双稳态电路,它们存在两个稳定状态,从而可存储、记忆1位二进制数据。对吗?
45、虽然传输门控d锁存器和逻辑门控 d锁存器的电路结构不同,但逻辑功能是完全相同的。对吗?
46、下图两个非门构成的电路就是一个最基本的的双稳态电路。在接通电源后,它可能随机地进入0状态或1状态,且能长期保持这一位二进制数据不变。但因为没有控制机构,所以无法在工作时改变和控制它的状态,从而不能作为存储电路使用。对吗?
47、触发器的电路结构与逻辑功能没有必然联系。同一种逻辑功能的触发器可以用不同的电路结构来实现;同一种电路结构的触发器可以实现不同的逻辑功能。对吗?
48、如果在时钟脉冲cp =1期间,由于干扰的原因,使触发器的数据输入信号经常有变化,此时不能选用ttl主从型结构的触发器,而应该选用边沿型或维持阻塞结构的触发器。对吗?
第5章 时序逻辑电路
第5章 时序逻辑电路 测验题
1、一个8421 bcd码计数器至少需要 个触发器。
a、3
b、4
c、5
d、10
2、五个d 触发器构成基本环形计数器,其有效循环状态数为 。
a、5
b、10
c、25
d、32
3、三个d 触发器构成模8的同步二进制加法计数器的初态为,经2016个时钟后,计数器状态为 。
a、
b、
c、
d、
4、有一同步时序电路,由三个上升沿触发的d 触发器构成,其控制输入,,,则该电路可产生循环长度为7 的序列,设起始状态,由输出,则此序列为 。
a、1110010
b、1100101
c、1001011
d、1100010
e、1100011
f、1001001
5、如图所示,异步计数器进入稳定状态之后,计数器能出现的最大数为 。
a、
b、
c、
d、
6、某时序电路的状态转换图如图所示,若输入序列x = 110101(从最左边的位依次输入)时,设起始状态为,则输出序列为 。
a、101101
b、111101
c、11101
d、10110
7、某时序电路的状态图如图所示,该电路至少需要 个控制输入端。
a、1
b、2
c、3
d、4
8、已知一个序列101检测器,若该检测器的输入序列和输出序列如下: 输入a:0 1 0 1 0 1 1 0 1 0 输出z:0 0 0 1 0 0 0 0 1 0 则以下两个状态图中, 是该检测器的状态图。(初始状态为)
a、
b、
c、
d、
9、用 n个触发器构成计数器,可得到的最大计数容量(即计数模)为 。
a、n
b、2n
c、
d、
10、如图所示的数字逻辑部件。其中各方框中均是用模n 的计数器作n 次分频器,则a处的频率是400 khz,b处的频率是40 khz,c处的频率是 。
a、400 hz
b、400 khz
c、500 hz
d、40 khz
e、2500hz
f、25 khz
11、一个四位二进制减法计数器的起始值为1001,经过100个时钟脉冲作用之后的值为 。
a、1100
b、0100
c、1101
d、0101
12、某时序电路的输入为x,输出为z,状态按排序,其状态转换真值表如下所示,则该电路的逻辑功能是 。
a、模3可逆计数器
b、模4加法计数器
c、模4减法计数器
d、模4可逆计数器
13、有一双向移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数乘上十进制数,则需将该移位寄存器中的数左移 位。
a、1
b、3
c、2
d、4
e、8
14、有,两个状态,条件 可确定和不等价。
a、输出相同
b、输出不同
c、状态相同
d、状态不同
15、如图所示同步时序电路的初始状态为00,以下三个选项中分别是、和输出z 对应于 的波形图,其中 不正确。
a、
b、
c、
d、
16、同步时序电路中触发器的数目为n,状态数为m,则两者的关系为 。
a、
b、
c、
d、
17、某同步时序电路的状态图如下图所示,用d 触发器设计时的最简激励方程组为 ,电路能否自启动 。
a、
b、
c、
d、
18、状态图如图所示,电路的输入为a,输出为y,试用两个上升沿触发的jk 触发器设计该电路,要求电路使用的门电路最少。则各个触发器的激励方程及输出方程为 。
a、
b、
c、
d、
19、一个模6计数器,其状态转换关系如下图,用t触发器设计时的最简激励方程组为 ,电路能否自启动 。
a、
b、
c、
d、
20、时序电路如图所示,分析电路确定电路的有效循环状态数为 ,能否自启动 。
a、6,能
b、5,能
c、6,不能
d、5,不能
21、时序电路如图所示,分析电路确定电路的有效循环状态数为 ,能否自启动 。
a、6,不能
b、5,不能
c、7,能
d、6,能
22、状态图如图所示,电路的输入为a,输出为y,试用下降沿触发的d触发器设计该电路,则各个触发器的激励方程及输出方程为 。
a、
b、
c、
d、
23、已知可以重叠检测101序列检测器的输入序列、输出序列如下,其状态图为 。 输入a: 0 1 0 1 0 1 1 0 1 输出z: 0 0 0 1 0 1 0 0 1
a、
b、
c、
d、
24、已知不可以重叠检测101序列检测器的输入序列、输出序列如下,其状态图为 。 输入a: 0 1 0 1 0 1 1 0 1 0 输出z: 0 0 0 1 0 0 0 0 1 0
a、
b、
c、
d、
25、用触发器实现下图所示输出波形, 每一个和的周期内,可以等分为 段时间间隔相等的状态,需要电路有 种状态来实现。
a、3,3
b、4,2
c、4,4
d、3,4
26、在某计数器的输出端观察到如图所示的波形,该计数器的模为 。
a、5
b、6
c、7
d、8
27、电路如图所示,假设初始状态=000。由ff1和ff0构成的电路是 进制计数器。这个电路为 进制计数器。
a、3,5
b、3,6
c、4,6
d、4,8
28、某时序电路的状态图 如图所示,设电路的初始状态为00,当序列a=110010自左至右输入时,该电路输出z的序列为 。
a、011101
b、101011
c、101110
d、101101
29、已知时序电路的状态表如下表所示。如果电路的初始状态为a,输入信号a依次是1 0 1 0 1 1 1,试确定电路经历的状态 ,及输出序列 。
a、abababdc,0101110
b、abababdc,0101010
c、ababebdc,0101010
d、abcbabdc,0111010
30、分析下图所示电路,判断启动信号过后,电路输出的状态依次为 。
a、
b、
c、
d、
31、电路如图所示。输入依次为 ,则电路构成模7计数器。
a、0111
b、1000
c、1010
d、1001
32、电路如图所示。输入依次为 ,则电路构成模174计数器。
a、01010110
b、01010000
c、01010010
d、01010011
33、由三个触发器构成的移位寄存器状态转换图如图所示,现要设计一个模3的移位型计数器,状态分配可能是 。
a、
b、
c、
d、
34、电路如图所示,经cp 脉冲作用后,欲使,则a、b输入应为 。
a、a = 0, b = 0
b、a = 0, b = 1
c、a = 1, b = 0
d、a = 1, b = 1
35、图示电路 。
a、是同步时序电路
b、能产生0111序列
c、可作模4计数器
d、电路能自启动
36、任何一个同步时序逻辑电路的结构和功能可以用下面的函数表达式完整地描述 。
a、输入方程
b、输出方程
c、特性方程
d、时钟方程
e、激励方程
f、状态转换方程
37、下图所示电路是 。
a、同步
b、异步
c、递增
d、递减
e、模10
f、模16
g、不能自启动
h、能自启动
38、描述同步时序电路的方程组有激励方程组、转换方程组和输出方程组,而描述异步时序电路的方程组除了以上三类之外,还多了一类时钟信号方程组,不过异步时序电路的这三类方程组与同步时序电路的这三类方程组相同。这个说法正确吗?
39、用d 锁存器不能构成移位寄存器,这个说法正确吗?
40、同步计数器和异步计数器比较,同步计数器的显著优点是工作速度快。这个说法正确吗?
41、在图(a)所示电路中,cp脉冲的频率为2khz,则输出端q的频率为4khz;图(b)所示电路中,cp脉冲的频率为4khz,则输出端q的频率为4khz。对吗?
42、某电视机水平 – 垂直扫描发生器需要一个分频器将31500hz的脉冲转换为60hz的脉冲,构成此分频器至少需要9个触发器。对吗?
43、根据最简二进制状态表确定输出函数表达式时,与所选触发器的类型无关。
44、时序电路的根本特征是它任意时刻的输出不仅取决于当时的输入,而且还取决于电路原来的状态。因此,除了时钟cp 外,没有输入变量的电路不是时序电路。
45、已知状态表如下表所示,输入为,其状态图为 。
46、试分析下图所示同步时序电路,其正确的状态图是 。
47、试分析下图所示同步时序电路,其状态图是 。
48、试分析下图所示同步时序电路,其状态图是 。
49、已知一个序列1101检测器,若该检测器的输入序列和输出序列如下: 输入a:0 1 1 0 1 1 0 1 1 0 输出y:0 0 0 0 1 0 0 1 0 0 则以下两个状态图中, 是该检测器的状态图。(初始状态为s0)
50、已知一个序列1101检测器,若该检测器的输入序列和输出序列如下: 输入a:0 1 1 0 1 1 0 1 1 0 输出y:0 0 0 0 1 0 0 0 0 0 则以下两个状态图中, 是该检测器的状态图。(初始状态为)
第7章 逻辑门电路
第7章 逻辑门电路 测验题
1、cmos电路如图(a)和(b)所示,输出高电平 低电平 则图(a)和(b)的输出为 。
a、
b、
c、
d、
2、cmos门电路如图所示,则输出端f对a、b的正逻辑表达式为 。
a、
b、
c、
d、
3、图(a)所示cmos电路,其逻辑功能可用以下 中的逻辑符号表示?
a、
b、
c、
d、
4、cmos反相器的负载电容,功耗电容,电源电压,输入矩形波的频率为1 mhz,则反相器的动态功耗为 。
a、1.3 w
b、1.09 w
c、1.09 mw
d、1.3 mw
5、基本的bicmos反相器电路的输出采用了两个双极型bjt管构成 。
a、互补式输出级
b、推拉式输出级
c、
d、
6、已知74ls04的参数为: 74als04的参数为: 则用一个74ls04反相器 驱动两个74als04反相器和4个74ls04反相器吗?
a、能
b、不能
c、
d、
7、电路如下图所示,输出l与输入a、b和c 的逻辑表达式为 。
a、
b、
c、
d、
8、由od异或门和od与非门构成的电路如图所示,已知输出低电平时的最大输出电流,输出高电平时的漏电流,则上拉电阻的最小值为 。
a、0.15 kω
b、1.2 kω
c、60 kω
d、930 kω
9、由od异或门和od与非门构成的电路如图所示,则输出与输入的逻辑关系式为 。
a、
b、
c、
d、
10、相比ttl器件,以下是一些关于cmos逻辑门的说法,不正确的是 。
a、cmos器件的噪声容限较小
b、cmos器件的静态功耗较低
c、cmos逻辑门通常会接输入、输出保护电路
d、普通cmos逻辑门不能实现线与
11、下图所示电路实现的逻辑功能为 。
a、与非门
b、或非门
c、与门
d、或门
12、某逻辑门输入端a、b和输出端l的波形如图所示,则l与a、b之间的逻辑关系是 。
a、与非
b、或
c、异或
d、同或
13、cmos门电路的特点:静态功耗 ;而动态功耗随着工作频率的提高而 ;输入电阻 ;抗干扰能力比ttl 。
a、很大;增加;很大;低
b、极低;增加;很大;高
c、极低;减小;很大;高
d、极低;增加;很大;低
14、74lvc系列cmos与非门在 3.3v电源工作时,输入端在以下哪些接法下属于逻辑0(74lvc系列输出和输入低电平的标准电压值为)?
a、输入端接地
b、输入端接低于0.8v的电源
c、输入端接同类与非门的输出低电平0.2v
d、输入端到地之间接10kω的电阻
15、下列哪些cmos门可以将输出端并接使用?
a、普通的互补输出
b、漏极开路(od)输出
c、三态(ts)输出
d、与非门
16、下图各个cmos电路中,v il、v ih分别为输入低、高电平。指出输出高电平的电路有 。
a、
b、
c、
d、
17、指出下图所示电路中,能正常工作的有 。
a、
b、
c、
d、
e、
18、门的输入端个数称为门的扇入数。门电路正常工作情况下,带同类门电路的最大数量称为门的扇出数。对吗?
19、类nmos或非门的工作管是串联的,当输入全为高电平时,各管的导通电阻串联,使低电平输出电压升高,以致破坏正常逻辑功能;而类nmos与非门的工作管是并联的,增加nmos管的数目不会影响低电平输出电压的稳定,因而类nmos电路多以与非门作为基本门电路。对吗?
20、噪声容限表示门电路的抗干扰能力。电路的噪声容限愈大,其抗干扰能力愈强。对吗?
21、传输延迟时间是表征门电路开关速度的参数,它说明门电路在输入脉冲波形的作用下,其输出波形相对于输入波形延迟了多长时间,其数值与电源电压vdd及负载电容的大小有关。
22、功耗是门电路重要参数之一。功耗有静态和动态之分。所谓静态功耗是指电路输出没有状态转换时的功耗。而电路在输出发生状态转换时的功耗称为动态功耗。对吗?
23、cmos电路的动态功耗主要由两部分组成。一部分是电路输出状态转换瞬间mos管的导通功耗。另一部分是因为cmos管的负载通常是电容性的,当输出由高电平到低电平,或者由低电平到高电平转换时,会对电容进行充、放电,这个过程将增加电路的损耗。对吗?
24、cmos电路的动态功耗正比于转换频率和电源电压的平方。当工作频率增加时,cmos门的动态功耗会线性增加。当电源电压增加时,电路的功耗也会增加。
25、计算cmos逻辑门的扇出数时,只使用静态的输入电流和输出电流计算。
26、mos数字集成电路的发展经历了由pmos、nmos到cmos的过程,其中pmos电路问世最早。pmos管是以空穴为导电载流子,而nmos管以电子为导电载流子,由于空穴的迁移率比电子低,因此,nmos电路的工作速比pmos电路快,而且pmos使用负电源,与ttl电路不匹配,所以pmos集成电路被nmos电路取代。后来发展的cmos电路有静态功耗低、抗干扰能力强等诸多优点而成为主流器件。对吗?
27、在一个系统中,对于引脚封装相同的集成电路74ls00与74hc00可以互换使用。对吗?
28、集成逻辑门电路在使用时,一般不让多余的输入端悬空,以防引入干扰信号。对多余输入端的处理以不改变电路工作状态及稳定可靠为原则。对吗?
29、mos型集成逻辑门有cmos、nmos、pmos,双极型集成逻辑门主要有ttl和ecl,混合型集成逻辑门有bicmos。对吗?
30、按照制造门电路晶体管的不同,集成门电路分为mos型、双极型和混合型。对吗?
第8章 半导体存储器
第8章 半导体存储器 测验题
1、rom由存储阵列、地址译码器和 组成。
a、输出控制电路
b、只读存储器
c、输入/输出控制电路
d、触发器
2、一个存储矩阵有64行、64列,则存储阵列的存储容量为 个存储单元。
a、1024
b、2048
c、4k
d、4m
3、以下哪种rom的擦除过程就是数据写入过程?
a、prom
b、eprom
c、
d、flash memory
4、利用rom实现四位二进制码到四位格雷码的转换,则该rom的数据线有4根,地址线有 根。
a、2
b、4
c、8
d、10
5、用rom实现两个3位二进制数相乘的乘法器时,所需的容量为 。
a、
b、
c、
d、
6、利用rom实现两个4位二进制数相乘的功能,则该rom的地址线有 根。
a、4
b、8
c、10
d、16
7、利用rom实现两个4位二进制数相乘的功能,则该rom的数据线有 根。
a、4
b、8
c、10
d、16
8、同步sram的丛发读写操作模式指的是,根据外部给定的读写存储单元的首地址,在 作用下,ssram可以连续读写接下来的若干个地址单元。
a、丛发使能信号
b、内部地址计数器
c、读/写控制信号
d、时钟脉冲信号
9、将256×1位rom扩展为1024×1位rom,地址线为 根。
a、8
b、12
c、10
d、7
10、如下图所示的ram芯片组成的存储器,存储器的总容量是 。
a、32×4
b、32×8
c、64×4
d、64×8
11、用pla实现组合逻辑时应将函数 ;而用rom实现组合逻辑时不对函数作任何化简。
a、列出真值表
b、写成最小项之和
c、进行化简
d、写成最大项之和
12、prom实现的组合逻辑函数如下图所示,则当xyz等于000、001、011和101时,;当xyz等于011、110、111和 时,。
a、000
b、100
c、010
d、101
13、将256×1位rom扩展为1024×8位rom,共需 片256×1位rom。
a、32
b、10
c、16
d、64
14、在下图所示的led点阵列字符动态显示电路中,若人的视觉暂留时间为0.05s,在满足led阵列图像稳定不闪烁的情况下,cp脉冲的最低工作频率为 。
a、640hz
b、100hz
c、500hz
d、1 khz
15、在下图所示的led点阵列字符动态显示电路中,若将led阵列改为16行×128列,则需要ram的位数为 。
a、4
b、7
c、16
d、128
16、半导体存储器是数字系统的重要组成部分,它可分为rom和ram两大类,属于mos工艺制成的超大规模集成电路。
17、同步ram与异步ram的主要差别在于前者的读写操作是在时钟脉冲节拍控制下完成的,同步ram的读写速度低于异步ram。
18、dram中存储的数据如果不进行周期性的刷新,其数据将会丢失;而sram中存储的数据无需刷新,只要电源不断电就可以永久保存。
19、一个16k×4的存储系统的起始地址为全0,其最高地址的十六进制地址码为3fff h。
20、用rom可以实现各种组合逻辑函数。在设计实现时,只需列出真值表,逻辑函数的输入作为存储内容,输出作为地址,将内容按地址写入rom即可。
第9章 可编程逻辑器件
第9章 可编程逻辑器件 测验题
1、在pld器件的结构图中,在阵列的横线与竖线的交叉点上画“´”,表示横线与竖线是 。
a、断开的
b、编程连通的
c、悬空的
d、固定连通的
2、pla是指 。
a、可编程逻辑阵列
b、通用逻辑阵列
c、只读存储器
d、随机读取存储器
3、fpga是指 。
a、可编程逻辑阵列
b、现场可编程门阵列
c、只读存储器
d、随机读取存储器
4、pal具有固定连接的 阵列和可编程的 阵列。
a、与,或
b、或,与
c、与,与
d、或,或
5、gal的与阵列 ,或阵列 。
a、固定,可编程
b、可编程,固定
c、可编程,可编程
d、固定,固定
6、若某cpld中的逻辑块有36个输入(不含全局时钟、全局使能控制等),16个宏单元。理论上,该逻辑块可以实现 个逻辑函数,每个逻辑函数最多可有 个变量。
a、36, 16
b、20, 36
c、20, 16
d、16, 36
7、pla和触发器组成的时序电路如下图所示,以下 不是jk触发器的激励方程。
a、
b、
c、
d、
e、
f、
8、芯片74lvc161和prom组成图示电路,该电路是一个能产生 位的π 函数发生器。
a、16
b、10
c、11
d、8
9、fpga是一种可编程的大规模集成电路。
10、cpld和fpga实现逻辑函数的原理是相同的。
11、现在的可编程逻辑器件都是基于技术制造的。
12、gal器件是用电可擦除工艺制造的,具有cmos的低功耗特性。
13、gal器件具有输出逻辑宏单元,使用户能够按需要对输出进行组态。
14、cpld器件主要由可编程的逻辑块、输入/输出块和可编程的内部互连线资源三部分组成。
15、prom和pal一样,都是与阵列可编程,或阵列固定。
16、cpld与fpga所采用的编程技术不同,cpld是基于sram的编程技术,而fpga则是基于或快闪存储器的编程技术。
第10章 脉冲波形的产生与变换
第10章 脉冲波形的产生与变换 测验题
1、或非门构成的单稳态触发器电路如下,该单稳态触发器的稳态是 。
a、0
b、1
c、不确定
d、1或0
2、或非门构成的单稳态触发器电路如下,该单稳态触发器的触发信号是 。
a、正脉冲
b、负脉冲
c、高电平
d、低电平
3、或非门构成的单稳态触发器电路如下,该单稳态触发器的暂稳态维持时间为 。
a、0.7 rc
b、0.7
c、1.4
d、1.4 rc
4、集成单稳态触发器74ls121电路结构如下图,该触发器的输出端稳态为 。
a、0
b、1
c、不确定
d、1或0
5、集成单稳态触发器74ls121电路结构如下图,该触发器的输入端中 个为正脉冲触发信号。
a、b
b、
c、
d、都可以
6、某单稳态触发器延时电路如下图所示,该电路输出信号的上升沿相对于的上升沿的延时时间约为 。
a、
b、
c、
d、
7、一单稳态触发器消除噪声电路如下图,要求该单稳态触发器的暂稳态时间 。
a、大于噪声脉宽,且小于信号脉宽
b、仅大于噪声信号脉宽
c、仅小于信号脉宽
d、小于噪声脉宽,且大于信号脉宽
8、已知一施密特触发器电路结构如下,该施密特触发器的正向阈值电压计算式为 。
a、
b、
c、
d、
9、一多谐振荡器电路如下,其振荡周期约为 。
a、1.4rc
b、0.7rc
c、
d、
10、由施密特触发器构成的多谐振荡器,其振荡周期与 因素相关
a、与rc、正向阈值电压、负向阈值电压以及电源电压相关
b、仅与rc 相关
c、仅与阈值电压相关
d、与rc 以及正向阈值电压、负向阈值电压相关
11、或非门构成的单稳态触发器电路如下,该单稳态触发器是可重复触发单稳态触发器 。
12、74ls121是可重复触发单稳态触发器。对吗?
13、施密特触发器的正向阈值电压一定大于负向阈值电压。对吗?
14、利用施密特触发器对信号进行整形时,将保持源信号的周期不变。对吗?
第11章 数模与模数转换器
第11章 a/d 与 d/a 测验题
1、一个n 位d/a转换器的分辨率可以表示为 。
a、n-1
b、n
c、1/n
d、
2、一个4位倒t型电阻网络d/a转换器中,电阻网络的电阻取值有________种。
a、1
b、2
c、4
d、8
3、一个4位权电阻网络d/a转换器,最低位对应的电阻值为40千欧,则最高位对应的阻值为 千欧。
a、4
b、5
c、10
d、20
4、下面几种a/d转换器中,工作速度最高的是 。
a、并行比较型adc
b、逐次比较型adc
c、双积分型adc
d、间接型adc
5、为了保证取样所得到的信号uo(t)能够保留原输入信号ui(t)所包含的全部信息,即能够从信号uo(t)中将原先被取样信号恢复出来,取样频率 fs 和输入模拟信号的最高频率 fimax 之间的关系是 。
a、fs ≥ fimax
b、fs £ fimax
c、fs £ 2 fimax
d、fs ≥ 2 fimax
6、将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为 。
a、取样
b、保持
c、量化
d、编码
7、
a、001
b、101
c、110
d、111
8、倒t形电阻网络d/a转换器的转换精度优于权电流型d/a转换器。对吗?
9、d/a转换器的分辨率既可以用输入数字量的位数n 来表示,也有可以用最小输出电压与最大输出电压的比值来表示。对吗?
10、d/a转换过程中的非线性误差是可以消除的。对吗?
11、d/a转换器的转换速度通常可以用建立时间和转换速率这两个参数来描述。对吗?
12、所有a/d转换器中的量化方法都是一样的。对吗?
13、在a/d 转换过程中,必然会出现量化误差。对吗?
2019年秋季《数字电子技术基础》期末考试试题
2019年春季《数字电子技术基础》期末考试试题
1、十进制数38.47的8421 bcd码表示为 。
a、(0011 1000. 0100 0111)bcd
b、(111000.1000111)bcd
c、(100110.011110)bcd
d、(011001.011110)bcd
2、8位二进制补码所表示的数值范围为 。
a、–128~ 128
b、-127~ 127
c、–128 ~ 127
d、–127 ~ 128
3、十进制数 –25的8位二进制补码表示为 。
a、1 1110 0111
b、1001 1010
c、0110 0111
d、1110 0111
4、无符号二进制数1001和0101的乘积等于 。
a、11011
b、101101
c、1001101
d、1110
5、十六进制数(4e.c)h 转换成二进制数为 。
a、0100 1110. 0110
b、0100 1101. 0110
c、0100 1101. 1100
d、0100 1110. 11
6、二进制数(101.101)b 转换成十进制数为 。
a、5.5
b、5.625
c、5.25
d、5.75
7、将二进制数(1111 1111)b转换成十进制数是 。
a、127
b、256
c、255
d、1
8、将二进制补码(1111 1111)b转换成十进制数,其真实值是 。
a、127
b、256
c、255
d、-1
9、逻辑函数 = 。
a、b
b、a
c、
d、
10、已知, 则 =___________________。
a、
b、
c、
d、
11、逻辑函数f=a(b c)的对偶函数f'是 。
a、
b、
c、
d、
12、逻辑函数f 的反函数为,则函数f= 。
a、
b、
c、
d、
13、函数 转换成 或非-或非式为 .
a、
b、
c、
d、
14、,,它们的逻辑关系是 .
a、
b、
c、
d、和互为对偶式
15、6变量逻辑函数f的一个最小项为m3,则m3 m3 m3的值为
a、0
b、1
c、
d、
16、将函数化简成最简与或式,结果正确的是 。
a、
b、
c、
d、
17、逻辑函数l的卡诺图如图所示,以下关于l的最简与或表达式正确的是 。
a、
b、
c、
d、
18、逻辑函数f的卡诺图如图所示,以下关于f的最简或与表达式正确的是 。
a、
b、
c、
d、
19、逻辑函数l的卡诺图如图所示,以下关于l的最简与或表达式正确的是 。
a、
b、
c、
d、
20、下面哪种说法是正确的? 。
a、组合逻辑电路的输出只取决于当前时刻的输入;
b、组合逻辑电路可以使用记忆电路器件;
c、组合逻辑电路一定比时序逻辑电路简单;
d、组合逻辑电路的输出不仅取决于当前时刻的输入,而且与之前时刻的输入也有关
21、某电路如下图所示,输出逻辑表达式为 。
a、
b、
c、
d、
22、图示电路的逻辑功能是 。
a、同或运算电路
b、偶校验电路
c、异或非运算电路
d、奇校验电路
23、一个输入为32线的二进制优先编码器,其编码输出端至少有 线。
a、4
b、5
c、6
d、3
24、如果用3线-8线译码器(74hc138)和2线-4线译码器(74hc139)构成5线-32线译码器,则需要 。
a、2片74hc138和1片74hc139
b、3片74hc138和1片74hc139
c、4片74hc138和1片74hc139
d、4片74hc138和2片74hc139
25、如果用1片8路数据选择器(74hc151)实现函数l=ab bc(a、b和c分别对应数据选择器的高、中、低位地址端),则应使 。
a、d2=d3=d4=1,d0=d1=d5=d6= d7=0;
b、d2=d3=d4=1,d0=d1=d5=d6= d7=0;
c、d3=d6=d7=1,d0=d1=d2=d4= d5=0;
d、d3=d5=d7=1,d0=d1=d2=d4= d6=0;
26、下面关于组合逻辑电路中竞争冒险的说法,正确的是 。
a、竞争冒险总是存在;
b、竞争冒险的本质是门电路的传输延迟;
c、传输延迟一定会造成冒险现象;
d、竞争冒险是由触发器的延时造成的。
27、试判断下图所示电路的逻辑功能 。
a、全加器
b、全减器
c、乘法器
d、除法器
28、设a1,a0为四选一数据选择器的地址码,其中a1为地址高位,a0为地址低位,x0~x3为数据输入,y为数据输出,则输出y与xi和ai之间的逻辑表达式为 。
a、
b、
c、
d、
29、八路数据选择器如图所示,该电路实现的逻辑函数是f = 。
a、
b、
c、
d、
30、下列各函数相等,其中无冒险现象的逻辑函数是 。
a、
b、
c、
d、
31、下图所示是一个用四位加法器构成的代码变换电路,若输入信号e3,e2,e1,e0为余3 bcd码,则输出端s3 s2 s1 s0是 。
a、2421 bcd码
b、5421 bcd码
c、8421 bcd码
d、余3循环 bcd码
32、由4位全加器74hc283构成的电路如图所示,输入x(x1x0)为二进制数, 则y的表达式为 。
a、y=2x
b、y=3x
c、y=4x
d、y=5x
33、一个触发器可记录一位二进制代码,它有 个稳态。
a、0
b、1
c、2
d、3
34、下图所示触发器电路,正确的输出波形是 。
a、qa
b、qb
c、qc
d、qd
35、由d触发器构成的电路及输入信号如图所示,电路的初始状态q0、q1均为0,则输出波形为 。
a、
b、
c、
d、
36、具有直接复位端和直接置位端的触发器,当触发器处于受cp 脉冲控制的情况下工作时,应使和处于何种状态?
a、
b、
c、
d、
37、由与非门构成基本sr 锁存器时,其约束条件是 。
a、
b、
c、
d、
38、由或非门构成基本sr锁存器时,其约束条件为 。
a、sr=1
b、sr=0
c、s r=1
d、s r=0
39、由d触发器构成jk触发器的电路是 。
a、
b、
c、
d、
40、为了将d触发器转换成t触发器,下图所示的虚线框内应该是 。
a、与非门
b、同或门
c、异或门
d、或非门
41、一个t ’ 触发器,令其初态为0,则经过2017个时钟脉冲后其状态为 。
a、0
b、1
c、2
d、不确定
42、下图是d触发器定时图,指出t0~ t4各个时间段中, 个时间段表示输入信号d的建立时间, 个时间段表示输入信号d的保持时间。
a、t0,t1
b、t1,t2
c、t3,t4
d、t0,t3
43、不能构成移位寄存器的有
a、基本 sr锁存器
b、门控 sr锁存器
c、主从d触发器
d、维持阻塞d触发器
44、时序电路输入和输出波形如图所示,该电路至少需要 个触发器。
a、1
b、2
c、3
d、4
45、某串行输入串行输出右移位寄存器有256位,已知时钟频率为2mhz,数据从输入端到达输出端被延迟时间为 。
a、
b、
c、
d、
46、米利型时序电路的输出是 的函数,穆尔型时序电路的输出是 的函数。
a、输入,状态变量
b、输入和状态变量,状态变量
c、状态变量,输入和状态变量
d、状态变量, 输入
47、由t触发器构成时序电路如图所示,电路的有效循环状态数为 ,电路 自启动。
a、2;不能
b、3;能
c、3;不能
d、4;能
48、由d触发器构成时序电路如图所示,q1为cp的 分频,电路 自启动。
a、2;能
b、2;不能
c、3;能
d、4;能
49、由d触发器构成的3位 计数器如图所示,电路 自启动。
a、环形;能
b、环形;不能
c、扭环形;能
d、扭环形;不能
50、由jk触发器构成时序电路如图所示,电路为 进制计数器,电路 自启动。
a、8;能
b、7;不能
c、6;能
d、5;能
51、某时序电路的状态转换图如下图所示,若输入序列x = 110101时,设起始状态为s0,则最终状态为 。
a、s0
b、s1
c、s2
d、s3
52、一个米利型“0011”序列脉冲检查电路的最简状态表中包含 个状态,电路中有 个触发器。
a、3,2
b、4,2
c、5,3
d、6, 3
53、某同步时序电路的状态表如表所示。若电路的初始状态为a,输入序列x等于011001,则电路产生的输出相应序列为 。
a、001010
b、000010
c、001100
d、001011
54、某同步时序电路的状态图如图所示。若电路的初始状态为a,则在输入序列01011011作用下的状态和输出相应序列分别为 和 。
a、abcababc,00010010
b、ababcaba,00001000
c、ababcabc,00000100
d、abaabcab,00000010
55、由74xx161组成的电路如图所示,q3相对于cp是 分频,q3的占空比是 。
a、12,20%
b、7,30%
c、10,50%
d、14, 50%
56、电路如图所示,假设初始状态q2q1q0=000。由ff1和ff0构成的电路是 进制计数器。这个电路为 计数器。
a、3;5
b、3;6
c、4;5
d、4;6
57、同步计数器和异步计数器比较,同步计数器的显著优点是 。
a、触发器利用率高
b、工作速度快
c、电路简单
d、不受时钟cp控制
58、采用反馈清零法,利用具有异步清零功能的集成计数器74lvc161构成模9计数器,从状态0000开始计数,需将q3端和 端输出的信号通过一个与非门接至清零端口.
a、q2
b、q1
c、q0
d、cp
59、阻塞性赋值运算符为 。
a、<=
b、=
c、=>
d、= =
60、已知 a =3'b101,b=5'b11001,那么{b,a}= .
a、5’b11110
b、5’b11001
c、8’b11001101
d、8’b10111001
61、已知 a =4’b1010,b=4’b1100,那么&(a & b)= .
a、4’b1010
b、1’b1
c、4’b1000
d、1’b0
62、下列verilog hdl程序所描述电路是 . module tri (en, in, out); input in, en; output out; assign out = en ? in : 1'bz; endmodule
a、d 触发器
b、t 触发器
c、寄存器
d、三态门
63、如下verilog hdl程序所描述的是一个触发器,对它的描述正确的是 . module ff(q, data, cp,ncr) input data, cp, ncr; output reg q; always @ (posedge cp or negedge ncr) begin if (!ncr) q <= 0; else q <= data; end endmodule
a、该触发器对cp信号的高电平敏感,ncr为高电平有效的异步清零端。
b、该触发器对cp信号的低电平敏感,ncr为高电平有效的异步清零端。
c、该触发器对cp信号的上升沿敏感,ncr为低电平有效的异步清零端。
d、该触发器对cp信号的下降沿敏感,ncr为低电平有效的异步清零端。
64、下列verilog hdl程序所描述电路功能是 . module shiftreg (q,din,cp,clr_); input din; //serial data inputs input cp, ncr; //clock and clear output reg [3:0] q; //register output always @ (posedge cp or negedge ncr) if (!ncr) q <= 4'b0000; else begin q[3] <= din; q[2:0] <= q[3:1]; end endmodule
a、移位寄存器
b、并行寄存器
c、计数器
d、分频器
65、下列verilog hdl程序所描述电路功能是 . module _4bit_cnt (cp,ncr,q,mod); input cp, ncr, mod; output reg [3:0] q; always @ (posedge cp or negedge ncr) if (~ncr) q <= 4'b0000; else if (mod==1) q <= q 1'b1; else q <= q - 1'b1; endmodule
a、具有异步清零功能的可逆计数器。mod=0,递增计数,mod=1,递减计数。
b、具有异步清零功能的可逆计数器。mod=1,递增计数,mod=0,递减计数。
c、移位寄存器
d、并行寄存器
66、下列verilog hdl程序所描述电路功能是 . module cnt (en,cp,ncr,q); input en,cp, ncr; output reg [3:0] q; always @(posedge cp or negedge ncr) if (~ncr) q = 4'b0000; else if (en) begin if (q >= 4'b1001) q <= 4'b0000; else q <= q 1'b1; end else q <= q; endmodule
a、具有异步清零功能的十进制递增计数器。
b、具有异步清零功能的二进制递增计数器。
c、具有同步清零功能的十进制递减计数器。
d、具有同步清零功能的二进制递减计数器。
67、对于下图所示电路,其输出逻辑表达式l= 。
a、
b、
c、
d、
68、对于下图所示电路,其输出逻辑表达式 l=______________
a、
b、
c、
d、
69、对于下图所示电路,其输出逻辑表达式l= 。
a、
b、
c、
d、
70、有一个集成电路,手册上规定vol(max)=0.33v,vil(max)=1.35v,voh(min)=3.84v,vih(min)=3.15v。那么差值vil(max) - vol(max) =1.02,称为 ;voh(min) - vih(min) =0.69v,称为 。
a、低电平噪声容限,回差电压
b、低电平噪声容限,高电平噪声容限
c、高电平噪声容限,低电平噪声容限
d、回差电压,高电平噪声容限
71、cmos门电路的特点:静态功耗 ;而动态功耗随着工作频率的提高而 ;输入电阻 ;抗干扰能力 于ttl。
a、很大;增加;很大;低
b、极低;增加;很大;高
c、极低;减小;很大;高
d、极低;增加;很大;低
72、漏极开路门使用时需要在 与 之间接一个电阻。
a、输出端;地
b、输出端;电源
c、输出端;输入
d、电源;输入
73、在下图所示的三态门中,使能控制端en1和en2为0时,三态门输出为高阻态;en1和en2为1时,三态门为工作状态。不能保证该电路正常工作的条件是 。
a、en1= en2=1
b、en1= en2=0
c、en1= 0,en2=1
d、en1= 1,en2=0
74、一个存储容量为256×8位的rom,其地址码应为 位。
a、6
b、7
c、8
d、9
75、64k×8的存储器共有__________。
a、16根地址线,8根数据线
b、64根地址线,3根数据线
c、64根地址线,8根数据线
d、16根地址线,3根数据线
76、设存储器的起始地址为全0,那么4k×4存储系统的最高地址的十六进制地址码是 。
a、fffh
b、7ffh
c、3fffh
d、ffffh
77、用rom实现两个3位二进制数相乘的乘法器时,存储器的容量至少需要 位。
a、
b、
c、
d、
78、用rom 实现无符号16 位二进制数的加/减运算,要求有加/减模式控制、低位的进位输入以及进位输出。该rom的地址线至少需要有 根?数据线至少需要有 根?
a、16,16
b、32,16
c、33,17
d、34,17
79、如果用容量为8k×8位的sram芯片构成16k×16位的存储器系统,需要 片sram芯片。
a、2
b、3
c、4
d、5
80、用rom实现将8位二进制数转换成十进制数(用bcd码表示)时,所需的容量为 位。
a、
b、
c、
d、
81、下图所示rom存储芯片读时序图中,表示地址存取时间taa的时间参数是 。
a、a
b、b
c、c
d、d
82、以下哪类存储器的容量不能直接用表达式 进行计算。其中,a表示存储芯片的地址线位数,d表示存储芯片的数据线位数。
a、prom
b、eprom
c、sram
d、dram
83、在可编程器件的结构图中,阵列中的横线与竖线的交叉点上画“”,表示 。
a、熔丝已经熔断
b、熔丝完整
c、编程连接
d、固定连接
84、gal的与阵列 ,或阵列 。
a、固定,可编程
b、可编程,固定
c、可编程,可编程
d、固定,固定
85、逻辑电路如图所示,输出逻辑函数表达式为 。
a、
b、
c、
d、
86、采用查找表(lut)实现逻辑函数的可编程器件是 。
a、gal
b、pla
c、cpld
d、fpga
87、若某cpld中的逻辑块有36个输入(不含全局时钟、全局使能控制等),16个宏单元。理论上,该逻辑块可以实现 个逻辑函数,每个逻辑函数最多可有 个变量。
a、16,36
b、36,16
c、52,36
d、16,52
88、两输入lut示意图如图所示,其逻辑函数表达式l= 。
a、
b、
c、
d、
89、已知逻辑函数 ,若用2输入的lut实现该逻辑函数,需要 个lut。
a、2
b、3
c、4
d、5
90、下列 电路可以用作空调温度的控制电路。
a、施密特触发器
b、单稳态触发器
c、多谐振荡器
d、均不可以
91、下列 电路可以应用于触摸感应灯。
a、施密特触发器
b、单稳态触发器
c、多谐振荡器
d、均不可以
92、在一个施密特触发器的输入端输入一个频率为20khz的正弦波,则在其输出端得到的方波的频率为
a、1khz
b、10khz
c、20khz
d、30khz
93、一个施密特触发器的正向阈值电压为4.5v,负向阈值电压为2v,则其回差电压为 。
a、4.5v
b、6.5v
c、2.5v
d、2v
94、现有一个多谐振荡器,其暂稳态1维持时间为0.1ms,暂稳态2维持时间为0.15ms,该电路输出波形的频率为 。
a、10khz
b、4khz
c、6.67khz
d、20khz
95、某8位d/a转换器最大输出电压为5v,则输入数字量为 时,输出电压为2v。
a、01100110
b、01100111
c、5
d、2
96、如图所示的四位权电阻网络d/a转换器中,若参考电压,则当输入数字量为时的输出电压值为
a、-0.3v
b、-0.4v
c、-0.8v
d、-1.2v
97、下列 不属于d/a转换误差。
a、比例系数误差
b、失调误差
c、输入误差
d、非线性误差
98、a/d转换器的系统误差是指 。
a、比例系数误差
b、失调误差
c、量化误差
d、非线性误差
99、下列a/d转换器中,工作速度最高的是
a、并行比较型
b、逐次比较型
c、双积分型
d、v-f变换型
100、如果一个 n 位 d/a 位转换器的分辨率要小于 0.00097,则 n 最小为 。
a、9
b、10
c、11
d、12
101、一个4位并行比较型a/d转换器,参考电压vref= 6v,则采用四舍五入法时,电路的最小量化单位是 。
a、0.194v
b、0.387v
c、0.5v
d、0.8v
102、对于10位2r-r倒t形网络d/a转换器,参考电压为vref,反馈回路电阻rf =r,则d/a转换器输出电压范围约为 。
a、0~vref
b、-vref ~ 0
c、-vref ~vref
d、-vref ~ 1
103、有一双积分型a/d转换器,已知vref= -10v,计数器为10位二进制加法计数器,时钟频率fcp=1mhz,则该a/d转换器的最大输入模拟电压是 ,完成一次转换所需要的最长时间是 。
a、-10v, 2.047ms
b、10v, 1.023ms
c、10v, 2.047ms
d、-10v, 1.023ms
104、以下二进制代码中,属于无权码的是 。
a、2421码
b、格雷码
c、余3码
d、余3循环码
105、下列等式成立的是 。
a、
b、
c、
d、
106、在何种输入情况下,“或非”运算的结果是逻辑0,则下列说法正确的是 。
a、全部输入是0
b、全部输入是1
c、任一输入为1
d、不存在
107、逻辑函数l的真值表如图所示,则以下l的表达式中正确的是 。
a、
b、
c、
d、
108、下面哪些方法可以用于描述组合逻辑电路的逻辑功能?__________。
a、真值表
b、逻辑函数表达式
c、逻辑电路图
d、波形图
e、卡诺图
109、下列数字部件中,具有存储功能的是 。
a、触发器
b、锁存器
c、译码器
d、加法器
110、欲使jk触发器按 工作,可使jk触发器的输入端 。
a、j=k=1
b、j=q,k=1
c、
d、j=1,k=q
111、在图示电路中,能完成的逻辑功能的电路有 。
a、
b、
c、
d、
112、下列锁存器中,没有约束条件的是 。
a、基本sr锁存器
b、逻辑门控sr锁存器
c、传输门控d锁存器
d、逻辑门控d锁存器
113、描述时序逻辑电路的逻辑功能的方法有
a、方程组
b、卡诺图
c、状态转换表
d、状态转换图
e、时序图
f、硬件描述语言
114、下图所示电路 。
a、是同步时序电路
b、能产生0111序列
c、可作模4计数器
d、电路能自启动
115、下图所示电路中,能正常工作的有 。
a、
b、
c、
d、
e、
116、下图各个cmos电路中,vil、vih分别为输入低、高电平。图中输出高电平的电路有 。
a、
b、
c、
d、
117、下图为cmos门电路,能够实现非运算功能的电路是 。
a、
b、
c、
d、
118、可编程rom的存储阵列可由以下 几种元件构成。
a、带金属熔丝的二极管
b、simos管
c、flotox mos管
d、快闪叠栅mos管
119、cpld的逻辑块的组成主要包括下面的 部分
a、可编程乘积项阵列(即与阵列)
b、乘积项分配
c、宏单元
d、i/o块
120、fpga的结构中主要包含下面的 部分。
a、可编程逻辑模块( clb )
b、ram 块(block ram)
c、输入/输出模块(iob)
d、与-或阵列
e、prom
121、下面是关于单稳态触发器工作特点的描述,正确的是 。
a、没有触发脉冲时,电路处于一种稳定状态;
b、在触发脉冲作用下,电路会进入另一个稳定状态;
c、电路在暂稳态持续一段时间后会自动回到稳态;
d、电路处于稳态的时间取决于电路中的rc参数值;
e、单稳态电路适合用于存储二进制数值信息;
122、下面关于多谐振荡器的说法,正确的是 。
a、多谐振荡器是一种自激振荡电路
b、多谐振荡器电路有两个暂稳态
c、多谐振荡器有一个暂稳态和一个稳定态
d、多谐振荡器的主要参数包括振荡频率和占空比
123、下列电路中有两个稳定状态的是
a、施密特触发器
b、单稳态触发器
c、多谐振荡器
d、d触发器
124、a/d转换器要将时间和幅值都连续的模拟量,转换为时间、幅值都离散的数字量,一般要经过 几个过程。
a、取样
b、保持
c、量化
d、编码
125、某通信系统的数据率为bit/s,则串行传送16位数据所需要的时间为1 μs。
126、用8位二进制补码计算28–123的结果为10100001。
127、数码1000 1001 1001分别作为自然二进制数和8421 bcd码时,相应的十进制数分别为899和2201,对吗?
128、字符s的ascii码值(1010011)在最高位设置奇校验位后,它的二进制表示为11010011,对吗?
129、在逻辑代数中,0和1只是代表数的大小.
130、因为逻辑表达式ab c = ab d成立,所以c = d 成立。
131、逻辑函数的化简是为了使表达式简化而与硬件电路无关。
132、若两个函数具有相同的真值表,则两个逻辑函数必然相等。
133、数据分配器和数据选择器的功能是类似的。
134、用数据选择器设计组合逻辑电路时,若函数有m个输入变量,选用的数据选择器有n位地址输入,只用一片数据选择器时,只能实现m ≤ n的逻辑函数式。
135、设计多输出组合逻辑电路时,应注意各个函数之间的相互联系,进行化简时要考虑各函数间的公共乘积项,力求整体达到最简。
136、组合逻辑电路中的竞争冒险现象可以消除。
137、在组合逻辑电路的设计实现中,基于最简表达式实现的电路是最优实现电路。
138、已知一个组合电路的功能是计算2位二进制数的平方,其真值表如下,其中输入信号为x,输出信号为y,则根据真值表所得到的方程之一为y1 = 0。
139、由或非门构成的基本sr锁存器,当s或r端高电平脉冲宽度小于最低限值tw,电路状态不确定。对吗?
140、电路如下图所示,该触发器在cp脉冲的作用下,每次都翻转其状态。对吗?
141、下图所示电路,利用jk触发器实现了d触发器的逻辑功能。对吗?
142、逻辑电路如图(a) 所示,若各输入信号波形如图(b) 所示,则q1、q2的波形如图(c) 所示,对吗?假设两个触发器的初始状态均为0。
143、一个触发器具有0和1两个稳态,所以可以存储2比特二进制数。对吗?
144、对于jk触发器,当j=1,k=1时,触发器输出端q的波形是对时钟信号的二分频。对吗?
145、d触发器的特性方程为 ,与 无关,所以它没有记忆功能。对吗?
146、时序电路必须包含存储电路和组合逻辑电路。对吗?
147、同步时序逻辑电路中的存储元件可以是任意类型的锁存器或触发器。对吗?
148、同步时序逻辑电路中的无效状态是由于状态表没有化简到最简导致的。对吗?
149、一个存在无效状态的同步时序逻辑电路是否具有自启动能力,取决于确定激励函数时对无效状态的处理。对吗?
150、根据最简二进制状态表确定输出函数表达式时,与所选择的触发器类型无关。对吗?
151、对于具有同步置数功能的集成计数器来说,当预置数控制信号有效后,输入端di的数据还不能被并行置入各触发器,只有等到下一个时钟信号cp边沿到来时,数据才被并行存入各触发器。对吗?
152、有一双向移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数除以十进制数16,则需将该移位寄存器中的数右移4位,需要8个移位脉冲。对吗?
153、某时序电路的状态转换真值表如下,其中e,i为输入,若采用d触发器来实现,则激励方程为 。对吗?
154、有限状态机fsm分为组合和时序两种类型。对吗?
155、下面是对两个8位二进制数的大小进行比较的程序,该程序正确吗? module comparator (agtb, aeqb, altb, a, b); output agtb, aeqb, altb; input [7:0] a, b; always if (a>b) agtb <=1 else if ((a
156、三态门有三种输出状态(即输出高电平、输出低电平和高阻状态),分别代表三种不同的逻辑值。对吗?
157、三态门的输出端可以直接相连,但三态门的控制端所加的控制信号电平只能使其中一个门处于工作状态,而其他所有并联的三态门输出端均处于高阻状态。对吗?
158、计算cmos逻辑门的扇出数时,只使用静态的输入电流和输出电流计算。对吗?
159、cmos传输门不仅可以传送数字信号,还可以传送模拟信号。对吗?
160、噪声容限表示门电路的抗干扰能力。电路的噪声容限愈大,其抗干扰能力愈强。对吗?
161、传输延迟时间是表征门电路开关速度的参数,它说明门电路在输入脉冲波形的作用下,其输出波形相对于输入波形延迟了多长时间,其数值与电源电压vdd及负载电容的大小有关。对吗?
162、功耗是门电路重要参数之一。功耗有静态和动态之分。所谓静态功耗是指电路输出没有状态转换时的功耗。而电路在输出发生状态转换时的功耗称为动态功耗。对吗?
163、cmos电路的动态功耗主要由两部分组成。一部分是电路输出状态转换瞬间mos管的导通功耗。另一部分是因为cmos管的负载通常是电容性的,当输出由高电平到低电平,或者由低电平到高电平转换时,会对电容进行充、放电,这个过程将增加电路的损耗。对吗?
164、cmos电路的动态功耗正比于转换频率和电源电压的平方。当工作频率增加时,cmos门的动态功耗会线性增加。当电源电压增加时,电路的功耗也会增加。对吗?
165、延时-功耗积(dp)是衡量电路性能的一项综合性指标,dp的值越小,它的特性越好。对吗?
166、门电路的扇入数是指其输入端的个数,而门电路的扇出数是指其在正常工作情况下,所能带同类门电路的最大数目。对吗?
167、rom在断电后,其存储的数据会丢失。
168、可以电擦除,而eprom则不能。
169、dram 中存储的数据如果不进行周期性的刷新,其数据将会丢失;而sram 中存储的数据无需刷新,只要电源不断电就可以永久保存。
170、一般情况下,dram的集成度比sram的集成度高。
171、同步sram的读写是在时钟控制下进行的,而异步sram则不是。
172、cpld和fpga实现逻辑函数的原理是相同的。
173、可编程逻辑器件都是基于eeprom技术制造的。
174、与cpld相比,fpga通常能够实现规模更大的逻辑电路。
175、基于sram技术的fpga一旦断电,其原有的逻辑功能将消失。因此一般需要一个外部的prom 保存编程数据
176、没有外部触发脉冲作用,单稳态触发器偶尔也可以进入暂稳态。
177、只要有外部触发信号作用,单稳态触发器就一定会被触发。
178、集成单稳态触发器的输出脉冲宽度是不能改变的。
179、施密特触发器分为同相输出和反相输出两种类型。
180、施密特触发器的输入信号从低电平上升的过程中,电路状态转换时对应的输入电平,与输入信号从高电平下降过程中对应的输入转换电平不同。
181、单稳触发器中的稳态维持时间由电路中r、c的参数确定。
182、单稳触发器中的暂稳态维持时间与触发脉冲的宽度无关。
183、电压比较器可以视为1比特的a/d转换器。
184、倒t形电阻网络d/a转换器的转换精度优于权电流型d/a转换器。
185、d/a转换器的分辨率既可以用输入数字量的位数n来表示,也有可以用最小输出电压与最大输出电压的比值来表示。
186、d/a转换过程中的非线性误差是可以消除的。
187、d/a转换器的转换速度通常可以用建立时间和转换速率这两个参数来描述。
188、并行比较型a/d转换器的性能总是优于逐次比较型a/d转换器和双积分式a/d转换器。
189、在a/d转换过程中,量化方法一般有舍尾取整法和四舍五入法两种。
190、a/d转换器中,四舍五入量化法和舍尾取整量化法的量化误差是一样的。
猜你喜欢
- 2023-02-27 01:02
- 2023-02-27 00:28
- 2023-02-27 00:00
- 2023-02-26 23:48
- 2023-02-26 23:24
- 2023-02-26 23:11
- 2023-02-26 23:10
- 2023-02-26 23:02
- 2023-02-26 22:49
- 2023-02-26 22:32